Câu hỏi về thiết kế PCB HDI

1. Việc DEBUG bảng mạch nên bắt đầu từ những khía cạnh nào?

Đối với các mạch kỹ thuật số, trước tiên hãy xác định ba điều theo thứ tự:

1) Xác nhận rằng tất cả các giá trị công suất đều đáp ứng yêu cầu thiết kế. Một số hệ thống có nhiều nguồn điện có thể yêu cầu một số thông số kỹ thuật nhất định về thứ tự và tốc độ của các nguồn điện.

2) Xác nhận rằng tất cả các tần số tín hiệu đồng hồ đều hoạt động bình thường và không có vấn đề không đơn điệu ở các cạnh tín hiệu.

3) Xác nhận xem tín hiệu đặt lại có đáp ứng các yêu cầu kỹ thuật hay không.

Nếu những điều này là bình thường, chip sẽ gửi tín hiệu chu kỳ (chu kỳ) đầu tiên. Tiếp theo, debug theo nguyên lý hoạt động của hệ thống và giao thức bus.

 

2. Trong trường hợp kích thước bảng mạch cố định, nếu cần bố trí nhiều chức năng hơn trong thiết kế thì thường phải tăng mật độ vết PCB, nhưng điều này có thể làm tăng sự giao thoa lẫn nhau của các dấu vết, đồng thời , các dấu vết quá mỏng và trở kháng Không thể giảm được, xin vui lòng giới thiệu các kỹ năng thiết kế PCB mật độ cao tốc độ cao (> 100 MHz)?

Khi thiết kế PCB tốc độ cao và mật độ cao, nhiễu xuyên âm (nhiễu xuyên âm) thực sự cần được chú ý đặc biệt, vì nó ảnh hưởng lớn đến thời gian và tính toàn vẹn của tín hiệu. Dưới đây là một số điểm cần lưu ý:

1) Kiểm soát tính liên tục và sự phù hợp của trở kháng đặc tính của hệ thống dây điện.

Kích thước của khoảng cách dấu vết. Người ta thường thấy rằng khoảng cách gấp đôi chiều rộng của dòng. Có thể biết ảnh hưởng của khoảng cách vết đến thời gian và tính toàn vẹn tín hiệu thông qua mô phỏng và tìm khoảng cách tối thiểu có thể chấp nhận được. Kết quả của các tín hiệu chip khác nhau có thể khác nhau.

2) Chọn phương pháp chấm dứt thích hợp.

Tránh hai lớp liền kề có cùng hướng đi dây, ngay cả khi có các dây nối chồng lên nhau, vì loại nhiễu xuyên âm này lớn hơn loại xuyên âm của dây liền kề trên cùng một lớp.

Sử dụng vias mù/chôn để tăng diện tích dấu vết. Nhưng chi phí sản xuất bo mạch PCB sẽ tăng lên. Thực sự rất khó để đạt được sự song song hoàn toàn và độ dài bằng nhau trong quá trình triển khai thực tế, nhưng vẫn cần phải làm như vậy.

Ngoài ra, đầu cuối vi sai và đầu cuối chế độ chung có thể được dự trữ để giảm bớt tác động đến tính toàn vẹn của tín hiệu và thời gian.

 

3. Việc lọc ở nguồn điện analog thường sử dụng mạch LC. Nhưng tại sao đôi khi hiệu quả lọc của LC kém hơn RC?

Việc so sánh hiệu ứng lọc LC và RC phải xem xét liệu dải tần cần lọc và lựa chọn độ tự cảm có phù hợp hay không. Vì độ tự cảm của một cuộn cảm (điện kháng) có liên quan đến giá trị độ tự cảm và tần số. Nếu tần số nhiễu của nguồn điện thấp và giá trị điện cảm không đủ lớn thì hiệu quả lọc có thể không tốt bằng RC.

Tuy nhiên, cái giá của việc sử dụng bộ lọc RC là bản thân điện trở tiêu thụ năng lượng và hiệu suất kém, đồng thời chú ý đến công suất mà điện trở được chọn có thể chịu được.