Район тактаны чыбык схемасын ничек аңларга? Беренчедән, әйдәгез, кушымта схемасының характеристикаларын беренче тапкырлыйк:
Cood Заявта схемаларының күбесе эчке схема схемасын ясамый, бу, аеруча район эшен анализлау өчен башлангыч.
② Форверсерлар, интеграль схемалар схемаларын анализлау авыррак, дискрет компонентларның схемаларын анализлауга караганда, интеграль схемалардан гариза бирүгә караганда. Бу интеграль схеманың эчке схемаларын аңламауның килеп чыгышы. Чынлыкта, схеманы уку яки төзәтү яхшы. Бу дискрет компонент схемаларыннан уңайлырак.
③murm комплекслы схема заявка схемалары, интеграль схеманың эчке схемасын гомуми аңлагач һәм һәр кадак функциясен үз өстенә алганда диаграмманы уку уңайлырак. Чөнки бер үк төр интеграль схемаларда регулярлык бар. Аларның уртаклашканнан соң, шул ук функция һәм төрле төрләр белән күп интеграль заявка схемаларын анализлау җиңел. IC куллану схемасы схемасы схемасы схемасы схемасы тану методлары һәм интеграль схуралар анализлау ысуллары һәм түбәндәге пунктларны, түбәндәге фикерләрне үз эченә ала:
1) һәр кадак функциясен аңлау - рәсемне ачыклау өчен ачкыч. Eachәр кадак функциясен аңлар өчен, зинһар, тиешле интеграль схема кушымтасына мөрәҗәгать итегез. Eachәр кадак функциясен белгәннән соң, һәр кадакның эш принцибын һәм компонентларның функциясенең эш принцибын анализлау уңайлы. Мәсәлән: ① Керү пины, аннары кадакның кадры булуын белү - PIN белән серләр
2) Интеграль схеманың һәр ниндидер ролен аңлау өчен өч ысул бар, интеграль схеманың һәр кадрының ролен аңлау өчен өч ысул бар: берсе тиешле мәгълүмат белән мөрәҗәгать итү; икенчесе - интеграль схеманың эчке схемасын эчке схема схемасын анализлау; Өченчесе - интеграль схеманың заявк схемасын анализлау - һәр кадакның характеристикалары анализланган. Өченче ысул яхшы схема анализы таләп итә.
(3) Схема анализы Интеграль схема заявкасы анализы түбәндәгечә:
DC DC Сирия анализы. Бу адым, нигездә, көч һәм җир кадаклары читендәге районны анализлау. Искәрмә: Берничә электр белән тәэмин итү кадрлары булганда, бу электр белән булган мөнәсәбәтләр арасындагы мөнәсәбәтләрне аерырга кирәк, мәсәлән, сәхнәдән узучы һәм сәхнәдән соңгы схема, яки сул һәм уң каналларның электр белән тәэмин итү пионы кебек; Пиннәрне күп тарату өчен шулай итеп аерылырга тиеш. Берничә энергия доминнарын һәм җир кадрларына ремонтлау файдалы.
② Сигнал тапшыру анализы. Бу адым, нигездә, суга сигнал кертү кадрлары һәм җитештерү кадаклары анализлый. Интеграль схема берничә кертү һәм чыгару кадрлары булганда, фронт этапның яки арткы этап схемасының җитештерү урыны булуын ачыкларга кирәк; Ике канал схемасы өчен сул һәм уң каналларның пиналарын аерып, аерыгыз.
③ Башка кадаклардан читтә схемаларның зализациясе. Мәсәлән, тискәре җаваплы кадрлар, тибрәнү тибү кадрларын белү һ.б., бу адымга анализ иң авыр. Башлап җибәрүчеләр өчен PIN функция мәгълүматларына яки эчке схема схемасына таянырга кирәк.
④ир рәсемнәр тануның билгеле бер сәләте булу, төрле функциональ комплекслы схемаларның кадакларыыннан тыш, бу кагыйдәне оста, бу саннарны тану тизлеген яхшырту өчен файдалы. Мәсәлән, кертү пинының тышкы схемасы белән идарә итү: алдагы схеманың чыгарылыш терминалына тоташу терминалына тоташу яки берләшкән схема аша; Чыгыш PIN-ның тышкы схемасы кагыйдәсе: алдагы схема аша баш хәреф аша кертү терминалына тоташу.
⑤ Интеграль схеманың эчке схемасының эчке схемасын эшкәртү процессын анализлау иң яхшысы, интеграль схеманың эчке схема схемасы схемасын консультацияләү яхшырак. Эчке схема схемасын анализлаганда, сез сигнал тапшыру линиясендә ук күрсәтүне куллана аласыз, бу схеманың кайсы схеманы көчәйтелгән яки эшкәртелгән, һәм соңгы сигналы.
⑥ Интеграль схемаларның кайбер төп сынау нокталарын һәм PIN DC көчәнеш кагыйдәләрен белү схемага хезмәт күрсәтү өчен бик файдалы. OTL SIRMIT җитештерү күләмендә DC-ның яртысында интеграль схеманың ярдәмендә яртысы тигез. OCL схемасы җитештерүдә DC көчәнеше 0v белән тигез; BTL схемасының ике җитештерү очында DC көчәнеше тигез, һәм ул бер көч белән тәэмин иткәндә, DC операцион көчәнешенең яртысына тигез. Вакыт 0v белән тигез. Интеграль схеманың ике каде арасында тотылганда, рецептор DC-нурлыгына бу ике кадакка тәэсир итәчәк; Куян ике кадак арасында тоташканда, ике кадакның DC көчәнеше тигез. Вакыт тигез булмаганда, кәтүк ачык булырга тиеш; Конденсатор ике кадак яки RC SIMUIT арасында тоташканда, ике кадакның DC көчәнеше, әлбәттә, тигез түгел. Әгәр алар тигез булса, конденсатор җимерелде.
Нормаль шартлар, гадәти шартлар, интеграль схеманың эчке схемасының эш принцибын анализламагыз, ул бик катлаулы.