1. DEBUG схемасы нинди аспектлардан башланырга тиеш?
Санлы схемаларга килгәндә, башта өч әйберне билгеләгез:
1) Барлык көч кыйммәтләренең дизайн таләпләренә туры килүен раслагыз. Берничә электр энергиясе булган кайбер системалар электр белән тәэмин итү тәртибе һәм тизлеге өчен билгеле бер спецификацияләр таләп итә ала.
2) Барлык сәгать сигнал ешлыкларының дөрес эшләвен һәм сигнал кырларында монотон булмаган проблемалар юклыгын раслагыз.
3) Яңарту сигналының спецификация таләпләренә туры килүен раслагыз.
Бу нормаль булса, чип беренче цикл (цикл) сигналын җибәрергә тиеш. Алга таба, системаның эш принцибы һәм автобус протоколы буенча төзәтегез.
2. Тотрыклы схема тактасы зурлыгында, дизайнда күбрәк функцияләр урнаштырылырга тиеш булса, PCB эз тыгызлыгын арттырырга кирәк, ләкин бу эзләрнең үзара комачаулавын арттырырга мөмкин, һәм шул ук вакытта. , эзләр бик нечкә һәм импедансны киметеп булмый, зинһар, югары тизлектәге (> 100МГц) югары тыгызлыктагы PCB дизайнында осталык кертегез?
Highгары тизлекле һәм югары тыгызлыктагы PCB проектлаганда, кроссталь интерфейсы (кроссталь интерфейсы) чыннан да аерым игътибарга мохтаҗ, чөнки ул вакытка һәм сигнал бөтенлегенә зур йогынты ясый. Менә берничә игътибарга лаек фикер:
1) чыбыкның характерлы импедансының өзлексезлеген һәм туры килүен контрольдә тоту.
Эз арасы зурлыгы. Гадәттә, аралар сызык киңлегеннән ике тапкыр күбрәк. Симуляция ярдәмендә эз араларының вакытка һәм сигнал бөтенлегенә тәэсирен белергә, һәм минималь чыдамлы араларны табарга мөмкин. Төрле чип сигналларының нәтиҗәләре төрле булырга мөмкин.
2) Тиешле туктату ысулын сайлагыз.
Бер-берсенә охшаган чыбык юнәлеше булган ике күрше катламнан сакланыгыз, хәтта бер-берсенә охшаган чыбыклар булса да, чөнки бу төр кроссталь бер үк катламдагы күрше чыбыклардан зуррак.
Эз өлкәсен арттыру өчен сукыр / күмелгән виасаны кулланыгыз. Ләкин PCB такта җитештерү бәясе артачак. Чынбарлыкта тулы параллелизмга һәм тигез озынлыкка ирешү чыннан да кыен, ләкин моны эшләргә кирәк.
Моннан тыш, вакыт һәм сигнал бөтенлегенә йогынтысын җиңеләйтү өчен дифференциаль туктату һәм гомуми режимны туктату сакланырга мөмкин.
3. Аналог электр белән тәэмин итүдә фильтрлау еш LC схемасын куллана. Ләкин ни өчен LC фильтрлау эффекты RC-тан начаррак?
LC һәм RC фильтрлау эффектларын чагыштыру ешлык фильтрының фильтрланырга тиешлеген һәм индуктивлык сайлау урынлы булуын исәпкә алырга тиеш. Чөнки индуктивлык кәтүге (реакция) индуктивлык кыйммәте һәм ешлыгы белән бәйле. Электр белән тәэмин итүнең шау-шу ешлыгы түбән булса, һәм индуктивлык кыйммәте зур булмаса, фильтрлау эффекты RC кебек яхшы булмаска мөмкин.
Ләкин, RC фильтрлау куллану бәясе - резистор үзе энергия куллана һәм начар эффективлыкка ия, һәм сайланган резистор каршы тора алган көчкә игътибар итегез.