PCB dünýäsinden
1. speedokary tizlikli PCB dizaýn shemasy düzülende impedans gabat gelişini nädip göz öňünde tutmaly?
Speedokary tizlikli PCB zynjyrlary dizaýn edilende, impedans gabat gelmegi dizaýn elementlerinden biridir.Impedans bahasy, ýer gatlagynda (mikrostrip) ýa-da içki gatlakda (zolak / goşa zolak), salgylanma gatlagyndan (güýç gatlagy ýa-da ýer gatlagy) uzaklyk, sim giňligi, PCB materialy ýaly sim usuly bilen mutlak gatnaşyga eýe. we ş.m. Bularyň ikisi hem yzyň häsiýetli impedans bahasyna täsir eder.
.Agny, impedansyň bahasy simden soň kesgitlenip bilner.Adatça, simulýasiýa programma üpjünçiligi, zynjyr modeliniň ýa-da ulanylýan matematiki algoritmiň çäklendirilmegi sebäpli käbir üznüksiz sim şertlerini göz öňünde tutup bilmeýär.Bu wagt, shematiki diagrammada diňe seriýa garşylygy ýaly käbir terminatorlar (bes etmek) saklanyp bilner.Yzyň impedansynda üzülmegiň täsirini ýeňilleşdiriň.Meseläniň hakyky çözgüdi, sim geçirende päsgelçiliksizliklerden gaça durmakdyr.
şekil
2. PCB tagtasynda birnäçe sanly / analog funksiýa bloklary bar bolsa, adaty usul sanly / analog meýdançany aýyrmakdyr.Munuň sebäbi näme?
Sanly / analog topragy aýyrmagyň sebäbi, sanly zynjyryň ýokary we pes potensialyň arasynda geçende güýçde we ýerde ses çykarmagydyr.Sesiň ululygy signalyň tizligi we tokyň ululygy bilen baglanyşyklydyr.
Planeer tekizligi bölünmedik bolsa we sanly meýdanyň zynjyryndan emele gelýän ses uly bolsa we analog meýdanyň zynjyrlary gaty ýakyn bolsa, sanly-analog signallary kesilmese-de, analog signal ýer bilen päsgelçilik döreder ses..Agny, bölünmedik sanly-analog usuly diňe analog zynjyr meýdany uly ses çykarýan sanly zynjyr meýdanyndan uzakda bolanda ulanylyp bilner.
3. speedokary tizlikli PCB dizaýnynda dizaýner EMC we EMI düzgünlerini haýsy taraplara göz öňünde tutmaly?
Adatça, EMI / EMC dizaýny, şol bir wagtyň özünde şöhlelenýän we geçirilýän taraplary hem göz öňünde tutmalydyr.Birinjisi has ýokary ýygylyk bölegine (> 30MHz), ikinjisi aşaky ýygylyk bölegine (<30MHz) degişlidir.Şonuň üçin diňe ýokary ýygylyga üns berip, pes ýygylygy äsgermezlik edip bolmaz.
Gowy EMI / EMC dizaýny, ýerleşişiň başynda enjamyň ýerleşýän ýerini, PCB stack tertibi, möhüm birikdiriş usuly, enjam saýlamak we ş.m. göz öňünde tutmalydyr.Öňünden has gowy tertip bolmasa, soň çözüler.Halfarym tagalla bilen netijäni iki esse alar we çykdajylary ýokarlandyrar.
Mysal üçin, sagat generatorynyň ýagdaýy daşarky birleşdirijä mümkin boldugyça ýakyn bolmaly däldir.Speedokary tizlikli signallar mümkin boldugyça içki gatlaga gitmeli.Oýlanmalary azaltmak üçin häsiýetli impedans gabat gelişine we salgylanma gatlagynyň dowamlylygyna üns beriň.Enjam tarapyndan iteklenýän signalyň tizligi beýikligi peseltmek üçin mümkin boldugyça az bolmaly.Quygylyk komponentleri, bölüji / aýlanyp geçýän kondensatorlary saýlanyňyzda, ýygylyk sesiniň elektrik tekizligindäki sesleri azaltmak talaplaryna laýyk gelýändigine üns beriň.
Mundan başga-da, radiasiýany azaltmak üçin aýlaw meýdanyny mümkin boldugyça kiçeltmek üçin ýokary ýygylykly signal tokynyň gaýdyp barýan ýoluna üns beriň.Highokary ýygylykly sesleriň diapazonyna gözegçilik etmek üçin ýer hem bölünip bilner.Ahyrynda, PCB bilen jaýyň arasyndaky şassi ýerini dogry saýlaň.
şekil
4. Pcb tagtasy ýasalanda, päsgelçiligi azaltmak üçin ýer simleri ýapyk jem görnüşini emele getirmelimi?
PCB tagtalary ýasalanda, päsgelçiligi azaltmak üçin aýlaw meýdany köplenç azalýar.Lineer çyzygy goýlanda ýapyk görnüşde goýulmaly däldir, ýöne ony şaha görnüşinde tertiplemek has gowudyr we ýeriň meýdany mümkin boldugyça köpeldilmelidir.
şekil
5. Signalyň bitewiligini ýokarlandyrmak üçin marşrut topologiýasyny nädip sazlamaly?
Toruň signal signalynyň bu görnüşi has çylşyrymly, sebäbi bir taraplaýyn, iki taraplaýyn signallar we dürli derejeli signallar üçin topologiýa täsirleri başga, haýsy topologiýanyň signalyň hiline peýdalydygyny aýtmak kyn.Öňünden simulýasiýa geçirilende, haýsy topologiýany ulanmak inersenerlere gaty talap edýär, zynjyr ýörelgelerine, signal görnüşlerine we hatda sim geçirijiligine düşünmegi talap edýär.
şekil
6. 100M-den ýokary signallaryň durnuklylygyny üpjün etmek üçin ýerleşiş we simler bilen nähili iş salyşmaly?
Speedokary tizlikli sanly signal simleriniň açary, geçiriji liniýalaryň signalyň hiline täsirini azaltmakdyr.Şonuň üçin 100M-den ýokary tizlikli signallaryň ýerleşişi signal yzlarynyň mümkin boldugyça gysga bolmagyny talap edýär.Sanly zynjyrlarda ýokary tizlikli signallar signalyň ýokarlanmagynyň gijä galmagy bilen kesgitlenýär.
Mundan başga-da, signallaryň dürli görnüşleri (TTL, GTL, LVTTL) signalyň hilini üpjün etmek üçin dürli usullara eýedir.