ଡିସି-ଡିସି PCB ଡିଜାଇନ୍ରେ କେଉଁ ପଏଣ୍ଟ ପ୍ରତି ଧ୍ୟାନ ଦେବା ଉଚିତ୍?

LDO ତୁଳନାରେ, DC-DC ର ସର୍କିଟ ବହୁତ ଜଟିଳ ଏବଂ କୋଳାହଳପୂର୍ଣ୍ଣ, ଏବଂ ଲେଆଉଟ୍ ଏବଂ ଲେଆଉଟ୍ ଆବଶ୍ୟକତା ଅଧିକ |ଲେଆଉଟ୍ ର ଗୁଣ ସିଧାସଳଖ DC-DC ର କାର୍ଯ୍ୟଦକ୍ଷତା ଉପରେ ପ୍ରଭାବ ପକାଇଥାଏ, ତେଣୁ DC-DC ର ଲେଆଉଟ୍ ବୁ to ିବା ଅତ୍ୟନ୍ତ ଗୁରୁତ୍ୱପୂର୍ଣ୍ଣ |

1. ଖରାପ ଲେଆଉଟ୍ |
● EMI, DC-DC SW ପିନରେ ଅଧିକ dv / dt ରହିବ, ଅପେକ୍ଷାକୃତ ଅଧିକ dv / dt ଅପେକ୍ଷାକୃତ ବଡ଼ EMI ବାଧା ସୃଷ୍ଟି କରିବ;
● ଗ୍ରାଉଣ୍ଡ୍ ଶବ୍ଦ, ଗ୍ରାଉଣ୍ଡ୍ ଲାଇନ୍ ଭଲ ନୁହେଁ, ଗ୍ରାଉଣ୍ଡ୍ ତାରରେ ଅପେକ୍ଷାକୃତ ବଡ଼ ସୁଇଚ୍ ଶବ୍ଦ ସୃଷ୍ଟି କରିବ ଏବଂ ଏହି କୋଳାହଳ ସର୍କିଟ୍ର ଅନ୍ୟ ଅଂଶ ଉପରେ ପ୍ରଭାବ ପକାଇବ |
W ତାରରେ ଭୋଲଟେଜ୍ ଡ୍ରପ୍ ସୃଷ୍ଟି ହୁଏ |ଯଦି ତାରଟି ବହୁତ ଲମ୍ବା ହୁଏ, ତାରରେ ଭୋଲ୍ଟେଜ୍ ଡ୍ରପ୍ ସୃଷ୍ଟି ହେବ ଏବଂ ସମଗ୍ର ଡିସି-ଡିସିର କାର୍ଯ୍ୟଦକ୍ଷତା ହ୍ରାସ ପାଇବ |

2. ସାଧାରଣ ନୀତିଗୁଡିକ |
Large ବୃହତ କରେଣ୍ଟ ସର୍କିଟକୁ ଯଥାସମ୍ଭବ ସୁଇଚ୍ କରନ୍ତୁ;
Signal ସିଗନାଲ୍ ଗ୍ରାଉଣ୍ଡ୍ ଏବଂ ହାଇ-କରେଣ୍ଟ୍ ଗ୍ରାଉଣ୍ଡ୍ (ପାୱାର୍ ଗ୍ରାଉଣ୍ଡ) ପୃଥକ ଭାବରେ ଗତି କରେ ଏବଂ ଚିପ୍ GND ରେ ଗୋଟିଏ ବିନ୍ଦୁରେ ସଂଯୁକ୍ତ |

Switch ସର୍ଟ ସୁଇଚ୍ ଲୁପ୍ |
ନିମ୍ନରେ ଥିବା ଚିତ୍ରରେ ଥିବା ଲାଲ୍ LOOP1 ହେଉଛି ସାମ୍ପ୍ରତିକ ପ୍ରବାହ ଦିଗ ଯେତେବେଳେ DC-DC ହାଇ-ସାଇଡ୍ ପାଇପ୍ ଅନ୍ ଏବଂ ଲୋ-ସାଇଡ୍ ପାଇପ୍ ବନ୍ଦ ଅଛି |ସବୁଜ LOOP2 ହେଉଛି ସାମ୍ପ୍ରତିକ ପ୍ରବାହ ଦିଗ ଯେତେବେଳେ ଉଚ୍ଚ ପାର୍ଶ୍ୱ ପାଇପ୍ ବନ୍ଦ ହୋଇଯାଏ ଏବଂ ନିମ୍ନ ପାର୍ଶ୍ୱ ପାଇପ୍ ଖୋଲାଯାଏ |

ଦୁଇଟି ଲୁପ୍ କୁ ଯଥାସମ୍ଭବ ଛୋଟ କରିବା ଏବଂ କମ୍ ବାଧା ସୃଷ୍ଟି କରିବା ପାଇଁ, ନିମ୍ନଲିଖିତ ନୀତିଗୁଡିକ ଅନୁସରଣ କରିବା ଆବଶ୍ୟକ:

SW ଇନଡୁକେସନ୍ ଯଥା ସମ୍ଭବ SW ପିନ୍;
V ଇନପୁଟ୍ କ୍ୟାପିଟାନ୍ସ ଯଥା ସମ୍ଭବ VIN ପିନ୍;
The ଇନପୁଟ୍ ଏବଂ ଆଉଟପୁଟ୍ କ୍ୟାପେସିଟରଗୁଡ଼ିକର ଭୂମି PGND ପିନ୍ ନିକଟରେ ରହିବା ଉଚିତ |
Cop ତମ୍ବା ତାର ରଖିବାର ଉପାୟ ବ୍ୟବହାର କରନ୍ତୁ;

wps_doc_0

ଆପଣ ତାହା କାହିଁକି କରିବେ?

● ଅତ୍ୟଧିକ ସୂକ୍ଷ୍ମ ଏବଂ ବହୁତ ଲମ୍ବା ରେଖା ପ୍ରତିରୋଧକୁ ବ will ାଇବ, ଏବଂ ଏକ ବୃହତ କରେଣ୍ଟ ଏହି ବୃହତ ପ୍ରତିରୋଧରେ ଅପେକ୍ଷାକୃତ ଅଧିକ ରିପଲ୍ ଭୋଲଟେଜ୍ ଉତ୍ପାଦନ କରିବ |
● ଅତ୍ୟଧିକ ସୂକ୍ଷ୍ମ ଏବଂ ବହୁତ ଲମ୍ବା ତାର ଏକ ପରଜୀବୀ ଇନ୍ଦୁକାନ୍ସକୁ ବ increase ାଇବ, ଏବଂ ଇନ୍ଦୁକାନ୍ସରେ କପଲିଂ ସୁଇଚ୍ ଶବ୍ଦ DC-DC ର ସ୍ଥିରତା ଉପରେ ପ୍ରଭାବ ପକାଇବ ଏବଂ EMI ସମସ୍ୟା ସୃଷ୍ଟି କରିବ |
● ପରଜୀବୀ କ୍ଷମତା ଏବଂ ପ୍ରତିବନ୍ଧକ ସୁଇଚ୍ କ୍ଷତି ଏବଂ ଅନ୍-ଅଫ୍ କ୍ଷତି ବୃଦ୍ଧି କରିବ ଏବଂ ଡିସି-ଡିସିର କାର୍ଯ୍ୟଦକ୍ଷତା ଉପରେ ପ୍ରଭାବ ପକାଇବ |

ସିଙ୍ଗଲ୍ ପଏଣ୍ଟ ଗ୍ରାଉଣ୍ଡିଂ |
ସିଙ୍ଗଲ୍ ପଏଣ୍ଟ ଗ୍ରାଉଣ୍ଡିଂ ସିଗନାଲ୍ ଗ୍ରାଉଣ୍ଡ ଏବଂ ପାୱାର ଗ୍ରାଉଣ୍ଡ ମଧ୍ୟରେ ଥିବା ଏକକ ପଏଣ୍ଟ ଗ୍ରାଉଣ୍ଡିଂକୁ ବୁ .ାଏ |ପାୱାର ଗ୍ରାଉଣ୍ଡରେ ଅପେକ୍ଷାକୃତ ବଡ଼ ସୁଇଚ୍ ଶବ୍ଦ ହେବ, ତେଣୁ FB ଫିଡବ୍ୟାକ୍ ପିନ ପରି ସମ୍ବେଦନଶୀଳ ଛୋଟ ସଙ୍କେତ ଉପରେ ବାଧା ସୃଷ୍ଟି ନକରିବା ଆବଶ୍ୟକ |

● ଉଚ୍ଚ-ସାମ୍ପ୍ରତିକ ଭୂମି: L, Cin, Cout, Cboot ଉଚ୍ଚ-କରେଣ୍ଟ୍ ଗ୍ରାଉଣ୍ଡର ନେଟୱାର୍କ ସହିତ ସଂଯୋଗ ହୁଏ |
● ନିମ୍ନ ସାମ୍ପ୍ରତିକ ଭୂମି: Css, Rfb1, Rfb2 ପୃଥକ ଭାବରେ ସିଗନାଲ୍ ଗ୍ରାଉଣ୍ଡ ନେଟୱାର୍କ ସହିତ ସଂଯୁକ୍ତ;

wps_doc_1

ନିମ୍ନଲିଖିତଟି ହେଉଛି TI ର ବିକାଶ ବୋର୍ଡର ଲେଆଉଟ୍ |ଉପର ଟ୍ୟୁବ୍ ଖୋଲିବାବେଳେ ଲାଲ୍ ହେଉଛି ସାମ୍ପ୍ରତିକ ପଥ, ଏବଂ ନିମ୍ନ ଟ୍ୟୁବ୍ ଖୋଲିବାବେଳେ ନୀଳ ହେଉଛି ସାମ୍ପ୍ରତିକ ପଥ |ନିମ୍ନଲିଖିତ ଲେଆଉଟ୍ ରେ ନିମ୍ନଲିଖିତ ସୁବିଧା ଅଛି:

The ଇନପୁଟ୍ ଏବଂ ଆଉଟପୁଟ୍ କ୍ୟାପେସିଟରର GND ତମ୍ବା ସହିତ ସଂଯୁକ୍ତ |ଖଣ୍ଡଗୁଡ଼ିକ ସଂସ୍ଥାପନ କରିବା ସମୟରେ, ଦୁହିଁଙ୍କ ଭୂମି ଯଥାସମ୍ଭବ ଏକାଠି ହେବା ଉଚିତ୍ |
D Dc-Dc-ton ଏବଂ Toff ର ସାମ୍ପ୍ରତିକ ପଥ ବହୁତ ଛୋଟ;
The ଡାହାଣ ପାର୍ଶ୍ୱରେ ଥିବା ଛୋଟ ସଙ୍କେତ ହେଉଛି ଏକକ-ପଏଣ୍ଟ ଗ୍ରାଉଣ୍ଡିଂ, ଯାହା ବାମ ପାର୍ଶ୍ୱରେ ଥିବା ବୃହତ କରେଣ୍ଟ ସୁଇଚ୍ ଶବ୍ଦର ପ୍ରଭାବଠାରୁ ବହୁ ଦୂରରେ;

wps_doc_2

3. ଉଦାହରଣଗୁଡିକ

ଏକ ସାଧାରଣ DC-DC BUCK ସର୍କିଟ୍ର ଲେଆଉଟ୍ ନିମ୍ନରେ ଦିଆଯାଇଛି, ଏବଂ SPEC ରେ ନିମ୍ନଲିଖିତ ପଏଣ୍ଟଗୁଡ଼ିକ ଦିଆଯାଇଛି:
Cap ଇନପୁଟ୍ କ୍ୟାପେସିଟର, ଉଚ୍ଚ-ଏଜ୍ MOS ଟ୍ୟୁବ୍, ଏବଂ ଡାୟୋଡ୍ ସୁଇଚିଙ୍ଗ୍ ଲୁପ୍ ଗଠନ କରେ ଯାହା ଯଥାସମ୍ଭବ ଛୋଟ ଏବଂ ଛୋଟ;
Vin ଭିନ୍ ପିନ୍ ପିନ୍ ପାଇଁ ଯଥାସମ୍ଭବ ଇନପୁଟ୍ କ୍ୟାପିଟାନ୍ସ;
● ନିଶ୍ଚିତ କରନ୍ତୁ ଯେ ସମସ୍ତ ମତାମତ ସଂଯୋଗଗୁଡ଼ିକ କ୍ଷୁଦ୍ର ଏବଂ ପ୍ରତ୍ୟକ୍ଷ ଅଟେ, ଏବଂ ମତାମତ ପ୍ରତିରୋଧକ ଏବଂ କ୍ଷତିପୂରଣ ଉପାଦାନଗୁଡିକ ଯଥାସମ୍ଭବ ଚିପ ନିକଟରେ;
F FB ପରି ସମ୍ବେଦନଶୀଳ ସଙ୍କେତଠାରୁ SW ଦୂରରେ;
ଚିପକୁ ଥଣ୍ଡା କରିବା ଏବଂ ତାପଜ କାର୍ଯ୍ୟଦକ୍ଷତା ଏବଂ ଦୀର୍ଘକାଳୀନ ନିର୍ଭରଯୋଗ୍ୟତାକୁ ଉନ୍ନତ କରିବା ପାଇଁ VIN, SW, ଏବଂ ବିଶେଷତ G GND କୁ ଏକ ବୃହତ ତମ୍ବା ଅଞ୍ଚଳରେ ପୃଥକ ଭାବରେ ସଂଯୋଗ କରନ୍ତୁ |

wps_doc_3

wps_doc_4

4. ସଂକ୍ଷିପ୍ତ କରନ୍ତୁ |

ଡିସି-ଡିସି ସର୍କିଟ୍ ର ଲେଆଉଟ୍ ଅତ୍ୟନ୍ତ ଗୁରୁତ୍ୱପୂର୍ଣ୍ଣ, ଯାହାକି DC-DC ର କାର୍ଯ୍ୟ ସ୍ଥିରତା ଏବଂ କାର୍ଯ୍ୟଦକ୍ଷତାକୁ ସିଧାସଳଖ ପ୍ରଭାବିତ କରିଥାଏ |ସାଧାରଣତ ,, ଡିସି-ଡିସି ଚିପ୍ ର SPEC ଲେଆଉଟ୍ ଗାଇଡ୍ ଦେବ, ଯାହାକୁ ଡିଜାଇନ୍ ପାଇଁ ରେଫର୍ କରାଯାଇପାରେ |