PCB ကမ္ဘာမှ
1. မြန်နှုန်းမြင့် PCB ဒီဇိုင်း schematics များကို ဒီဇိုင်းရေးဆွဲရာတွင် impedance ကိုက်ညီမှုကို မည်သို့စဉ်းစားမည်နည်း။
မြန်နှုန်းမြင့် PCB ဆားကစ်များကို ဒီဇိုင်းဆွဲသည့်အခါ၊ impedance matching သည် ဒီဇိုင်းဒြပ်စင်များထဲမှ တစ်ခုဖြစ်သည်။impedance တန်ဖိုးသည် မျက်နှာပြင်အလွှာ (microstrip) သို့မဟုတ် အတွင်းအလွှာ (stripline/double stripline)၊ ရည်ညွှန်းအလွှာ (ပါဝါအလွှာ သို့မဟုတ် မြေပြင်အလွှာ) မှ အကွာအဝေး၊ ဝါယာကြိုးအကျယ်၊ PCB ပစ္စည်းကဲ့သို့သော ဝါယာကြိုးနည်းလမ်းနှင့် လုံးဝဆက်စပ်မှုရှိသည် စသည်ဖြင့် နှစ်ခုစလုံးသည် သဲလွန်စ၏ ဝိသေသ impedance တန်ဖိုးကို သက်ရောက်မှုရှိမည်ဖြစ်သည်။
ဆိုလိုသည်မှာ ဝိုင်ယာကြိုးဖြတ်ပြီးနောက် impedance တန်ဖိုးကို ဆုံးဖြတ်နိုင်သည်။ယေဘုယျအားဖြင့်၊ Simulation software သည် circuit model သို့မဟုတ် အသုံးပြုသော သင်္ချာ algorithm ၏ ကန့်သတ်ချက်များကြောင့် အချို့သော အဆက်မပြတ်ဝါယာကြိုးအခြေအနေများကို ထည့်သွင်းစဉ်းစား၍မရပါ။ယခုအချိန်တွင်၊ စီးရီးခုခံမှုကဲ့သို့သော terminator အချို့ (ရပ်စဲခြင်း) ကိုသာ schematic diagram တွင် သိမ်းဆည်းထားနိုင်သည်။trace impedance တွင် အဆက်ပြတ်ခြင်း၏အကျိုးသက်ရောက်မှုကို သက်သာစေသည်။ပြဿနာရဲ့ တကယ့်အဖြေကတော့ ကြိုးသွယ်တဲ့အခါ impedance ပြတ်တောက်မှုကို ရှောင်ရှားဖို့ ကြိုးစားဖို့ပါပဲ။
ပုံ
2. PCB ဘုတ်တစ်ခုတွင် ဒစ်ဂျစ်တယ်/အင်နာလော့ လုပ်ဆောင်ချက် ပိတ်ဆို့ခြင်းများ အများအပြားရှိနေသောအခါ၊ သမားရိုးကျနည်းလမ်းမှာ ဒစ်ဂျစ်တယ်/အင်နာလော့ကို ခွဲခြားရန်ဖြစ်သည်။ဘာအကြောင်းကြောင့်လဲ။
ဒစ်ဂျစ်တယ်/အင်နာလော့ဂရန်ကို ပိုင်းခြားရခြင်း၏ အကြောင်းရင်းမှာ မြင့်မားသောနှင့် အနိမ့်အလားအလာများကြားတွင် ပြောင်းလဲသည့်အခါ ဒစ်ဂျစ်တယ်ဆားကစ်သည် ပါဝါနှင့် မြေပြင်တွင် ဆူညံသံများထုတ်ပေးသောကြောင့် ဖြစ်သည်။ဆူညံသံ၏ပြင်းအားသည် အချက်ပြ၏အမြန်နှုန်းနှင့် လက်ရှိပြင်းအားတို့နှင့် ဆက်စပ်နေသည်။
အကယ်၍ မြေပြင်လေယာဉ်ကို ပိုင်းခြားခြင်းမရှိပါက ဒစ်ဂျစ်တယ်ဧရိယာပတ်လမ်းမှထုတ်ပေးသောဆူညံသံသည် ကြီးမားပြီး analog ဧရိယာဆားကစ်များသည် အလွန်နီးကပ်နေပါက၊ ဒစ်ဂျစ်တယ်-မှအင်နာလော့အချက်ပြမှုများကို ဖြတ်ကျော်ခြင်းမပြုပါက၊ analog signal သည် မြေပြင်မှဝင်ရောက်စွက်ဖက်နေမည်ဖြစ်သည်။ ဆူညံသံ။ဆိုလိုသည်မှာ၊ ပိုင်းခြားခြင်းမရှိသော ဒစ်ဂျစ်တယ်-မှ-အင်နာလော့နည်းကို analog circuit ဧရိယာသည် ကြီးမားသောဆူညံသံကိုထုတ်ပေးသည့် ဒစ်ဂျစ်တယ်ပတ်လမ်းဧရိယာနှင့် ဝေးသောအခါမှသာ အသုံးပြုနိုင်သည်။
3. မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင်၊ ဒီဇိုင်နာသည် မည်သည့်ကဏ္ဍများကို EMC နှင့် EMI စည်းမျဉ်းများကို ထည့်သွင်းစဉ်းစားသင့်သနည်း။
ယေဘူယျအားဖြင့် EMI/EMC ဒီဇိုင်းသည် တစ်ချိန်တည်းတွင် ဖြာထွက်ပြီး လုပ်ဆောင်သည့် ရှုထောင့်နှစ်ခုလုံးကို ထည့်သွင်းစဉ်းစားရန် လိုအပ်သည်။ယခင်သည် ပိုမိုမြင့်မားသော ကြိမ်နှုန်းအပိုင်း (>30MHz) နှင့် သက်ဆိုင်ပြီး နောက်တစ်ခုမှာ ကြိမ်နှုန်းအောက်ပိုင်း (<30MHz) ဖြစ်သည်။ထို့ကြောင့် သင်သည် high frequency ကိုအာရုံစိုက်ပြီး low frequency ကို လျစ်လျူရှုရုံသာ မဟုတ်ပါ။
ကောင်းမွန်သော EMI/EMC ဒီဇိုင်းသည် စက်၏တည်နေရာ၊ PCB အစုအဝေးအစီအစဉ်၊ အရေးကြီးသောချိတ်ဆက်မှုနည်းလမ်း၊ စက်ရွေးချယ်မှုစသည်ဖြင့် အပြင်အဆင်၏အစတွင် ထည့်သွင်းစဉ်းစားရပါမည်။ကြိုတင်ပြင်ဆင်မှု မရှိပါက နောက်ပိုင်းတွင် ဖြေရှင်းနိုင်မည်ဖြစ်သည်။ထက်ဝက်အားစိုက်ထုတ်ခြင်းဖြင့် ရလဒ်ကို နှစ်ဆရရှိမည်ဖြစ်ပြီး ကုန်ကျစရိတ်လည်း တိုးလာမည်ဖြစ်သည်။
ဥပမာအားဖြင့်၊ နာရီမီးစက်၏ အနေအထားသည် ပြင်ပချိတ်ဆက်ကိရိယာနှင့် တတ်နိုင်သမျှ မနီးကပ်သင့်ပါ။မြန်နှုန်းမြင့် အချက်ပြမှုများသည် တတ်နိုင်သမျှ အတွင်းအလွှာသို့ သွားသင့်သည်။ရောင်ပြန်ဟပ်မှုကို လျှော့ချရန် ရည်ညွှန်းအလွှာ၏ အဆက်ပြတ်မှုကို အာရုံခံပါ။အမြင့်ကို လျှော့ချရန် ကိရိယာမှ တွန်းပို့သော အချက်ပြမှုနှုန်းသည် သေးငယ်သင့်သည်။ကြိမ်နှုန်း အစိတ်အပိုင်းများ၊ decoupling/bypass capacitors ကို ရွေးချယ်သောအခါ၊ ၎င်း၏ ကြိမ်နှုန်း တုံ့ပြန်မှုသည် ပါဝါလေယာဉ်ပေါ်ရှိ ဆူညံသံများကို လျှော့ချရန် ၎င်း၏ ကြိမ်နှုန်း လိုအပ်ချက်များနှင့် ကိုက်ညီခြင်း ရှိမရှိကို အာရုံစိုက်ပါ။
ထို့အပြင်၊ လှိုင်းနှုန်းမြင့်သည့် အချက်ပြလျှပ်စီးကြောင်း၏ ပြန်လမ်းကြောင်းကို အာရုံစိုက်ပြီး လှိုင်းဧရိယာကို တတ်နိုင်သမျှ သေးငယ်အောင်ပြုလုပ်ရန် (ဆိုလိုသည်မှာ ရောင်ခြည်ဖြာထွက်မှုကို တတ်နိုင်သမျှ နည်းပါးအောင်) လျှော့ချရန် အာရုံစိုက်ပါ။ကြိမ်နှုန်းမြင့်ဆူညံသံများကို ထိန်းချုပ်ရန် မြေပြင်ကိုလည်း ပိုင်းခြားနိုင်သည်။နောက်ဆုံးအနေနဲ့ PCB နဲ့ အိမ်ရာကြား ကိုယ်ထည်မြေကို မှန်ကန်စွာရွေးချယ်ပါ။
ပုံ
4. pcb board တစ်ခုပြုလုပ်သောအခါ၊ အနှောင့်အယှက်များကို လျှော့ချရန်အတွက် မြေစိုက်ဝိုင်ယာသည် အပိတ်ပေါင်းလွှာပုံစံဖြစ်သင့်ပါသလား။
PCB ဘုတ်များပြုလုပ်သောအခါ၊ ကြားဝင်စွက်ဖက်မှုကိုလျှော့ချရန်အတွက် ကွင်းပတ်ဧရိယာကို ယေဘုယျအားဖြင့် လျှော့ချသည်။မြေညီမျဉ်းချသည့်အခါ အပိတ်ပုံစံဖြင့် မချထားသင့်သော်လည်း အကိုင်းအခက်ပုံစံဖြင့် စီစဉ်ခြင်းသည် ပိုကောင်းပြီး မြေဧရိယာကို တတ်နိုင်သမျှ တိုးသင့်သည်။
ပုံ
5. signal ခိုင်မာမှုကို မြှင့်တင်ရန် လမ်းကြောင်းပေါ်လစီကို မည်သို့ချိန်ညှိရမည်နည်း။
ဤကွန်ရက်အချက်ပြမှုဦးတည်ချက်မျိုးသည် ပို၍ရှုပ်ထွေးသည်၊ အကြောင်းမှာ unidirectional၊ bidirectional အချက်ပြမှုများ၊ ကွဲပြားသောအဆင့်အချက်ပြမှုများအတွက် topology လွှမ်းမိုးမှုများမှာ မတူညီသောကြောင့်၊ မည်သည့် topology သည် signal အရည်အသွေးအတွက် အကျိုးရှိသည်ကို ပြောရန်ခက်ခဲပါသည်။Pre-simulation လုပ်သောအခါတွင် မည်သည့် topology ကိုအသုံးပြုရန်မှာ circuit သဘောတရားများ၊ signal အမျိုးအစားများနှင့် wiring အခက်အခဲများကိုပင် အင်ဂျင်နီယာများထံတွင် အလွန်လိုအပ်ပါသည်။
ပုံ
6. 100M အထက် signal များ၏တည်ငြိမ်မှုကိုသေချာစေရန် layout နှင့် wiring များကို မည်သို့ကိုင်တွယ်ဖြေရှင်းမည်နည်း။
မြန်နှုန်းမြင့် ဒစ်ဂျစ်တယ်အချက်ပြဝါယာကြိုးများ၏ သော့ချက်မှာ အချက်ပြအရည်အသွေးအပေါ် ထုတ်လွှင့်မှုလိုင်းများ၏ သက်ရောက်မှုကို လျှော့ချရန်ဖြစ်သည်။ထို့ကြောင့် 100M အထက် မြန်နှုန်းမြင့် အချက်ပြများ၏ အပြင်အဆင်သည် အချက်ပြခြေရာများကို တတ်နိုင်သမျှ တိုအောင်ထားရန် လိုအပ်သည်။ဒစ်ဂျစ်တယ်ဆားကစ်များတွင်၊ မြန်နှုန်းမြင့်အချက်ပြမှုများကို အချက်ပြမှုနှောင့်နှေးမှုအချိန်ဖြင့် သတ်မှတ်သည်။
ထို့အပြင်၊ မတူညီသောအချက်ပြမှုများ (ဥပမာ TTL၊ GTL၊ LVTTL) သည် အချက်ပြအရည်အသွေးကိုသေချာစေရန် မတူညီသောနည်းလမ်းများရှိသည်။