PCB World မှမတ်လ 19 ရက်, 2021
PCB ဒီဇိုင်းရေးဆွဲသည့်အခါကျွန်ုပ်တို့သည်အဟန့်အတားဖြစ်စေသည်, EMI စည်းမျဉ်းစည်းကမ်းများစသည့်ပြ problems နာအမျိုးမျိုးကိုမကြာခဏကြုံတွေ့ရလေ့ရှိသည်။
1 ။ မြန်နှုန်းမြင့် PCB ဒီဇိုင်းရေးဆွဲခြင်းကိုဒီဇိုင်းဆွဲသည့်အခါ impedance ကိုက်ညီမှုနှင့်ကိုက်ညီမှုရှိရန်မည်သို့စဉ်းစားရမည်နည်း။
မြန်နှုန်းမြင့် PCB circuits များကိုဒီဇိုင်းရေးဆွဲရာတွင် Impedance ကိုက်ညီမှုသည်ဒီဇိုင်းဒြပ်စင်တစ်ခုဖြစ်သည်။ impedance တန်ဖိုးသည် The Reference Layth (Power Layth), Wirrostrip (Stripline / Double Stripline), Wiring Widdth (Stripline / double striple),
ဆိုလိုသည်မှာ impedance တန်ဖိုးကိုဝါယာကြိုးပြီးနောက်သာဆုံးဖြတ်နိုင်သည်။ ယေဘုယျအားဖြင့် Simulation Software သည် circuit ပုံစံသို့မဟုတ်သင်္ချာ algorithm ကိုအကန့်အသတ်ဖြင့်အကန့်အသတ်ဖြင့်အဘယ်ကြောင့်ဆိုရဒ်ပိတ်ဆို့မှုဆိုင်ရာအခြေအနေများကိုထည့်သွင်းစဉ်း စား. မရပါ။ ဤအချိန်တွင်ဤသို့သောခံနိုင်ရည်ကဲ့သို့သောအချို့သောရပ်ကွက်များ (ရပ်စဲခြင်း) သာရွေးချယ်ခြင်းကိုရွေးချယ်ခြင်းတွင်ကြိုတင်ပြင်ဆင်ထားနိုင်သည်။ Trace impedance အတွက်ရပ်စဲခြင်း၏အကျိုးသက်ရောက်မှုကိုလျော့ပါးစေ။ ပြ problem နာအတွက်တကယ့်အဖြေကဝါယာကြိုးတွေမှာအဟန့်အတားဖြစ်မှုကိုရှောင်ရှားဖို့ပဲ။
2 ။ PCB ဘုတ်တွင်ဒီဂျစ်တယ် / Analog function လုပ်ကွက်များစွာရှိသည့်အခါသမားရိုးကျနည်းလမ်းမှာဒစ်ဂျစ်တယ် / analog မြေကိုခွဲခြားရန်ဖြစ်သည်။ အကြောင်းပြချက်ကဘာလဲ။
ဒီဂျစ်တယ် / analog မြေပြင်ကိုခွဲထုတ်ရခြင်း၏အကြောင်းပြချက်မှာ Digital Circuit သည်မြင့်မားသောနှင့်အနိမ့်အမြင့်များအကြားပြောင်းသည့်အခါဒီဂျစ်တယ်တိုက်နယ်သည်စွမ်းအားနှင့်မြေပြင်၌ဆူညံသံကိုထုတ်ပေးလိမ့်မည်။ ဆူညံသံ၏ပမာဏသည် signal ကိုအမြန်နှုန်းနှင့်လက်ရှိပမာဏနှင့်ဆက်စပ်နေသည်။
အကယ်. မြေပြင်လေယာဉ်ကိုမခွဲနိုင်ပါကဒစ်ဂျစ်တယ် area ရိယာ circuit မှထုတ်လုပ်သောဆူညံသံများသည်ကြီးမားပြီးဒစ်ဂျစ်တယ် analog signals မသွားလျှင်ပင် analog signal ကိုအနှောက်အယှက်ဖြစ်စေနိုင်သည့်တိုင်, ဆိုလိုသည်မှာကွဲပြားမှုမရှိသောဒစ်ဂျစ်တယ် - Analog method သည်ကြီးမားသောဆူညံသံများထုတ်ပေးသောဒီဂျစ်တယ်တိုက်နယ် area ရိယာနှင့်ဝေးကွာသောဒီဂျစ်တယ်တိုက်နယ် area ရိယာနှင့်ဝေးသောအခါသာအသုံးပြုနိုင်သည်။
3 ။ မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင်ဖော်ပြထားသောမည်သည့်ရှုထောင့်သည် EMC နှင့် EMI စည်းမျဉ်းများကိုစဉ်းစားသင့်သနည်း။
ယေဘုယျအားဖြင့် EMC / EMC ဒီဇိုင်းသည်တစ်ချိန်တည်းတွင် radiated နှင့်ပြုလုပ်သောရှုထောင့်များကိုထည့်သွင်းစဉ်းစားရန်လိုအပ်သည်။ ယခင်သည်မြင့်မားသောကြိမ်နှုန်းအပိုင်း (> 30mhz) နှင့်အဆုံးစွန်သောနိမ့်ကြိမ်နှုန်းအပိုင်း (<30mhz) ဖြစ်သည်။ ထို့ကြောင့်သင်ဟာမြင့်မားသောကြိမ်နှုန်းကိုအာရုံစိုက်ပြီးကြိမ်နှုန်းနိမ့်ပိုင်းကိုလျစ်လျူရှုခြင်းမပြုနိုင်ပါ။
အပြင်အဆင်အစတွင် EMC / EMC ၏တည်နေရာ, PCB stack အစီအစဉ်၏တည်နေရာ, အရေးကြီးသောဆက်သွယ်မှုနည်းလမ်း, ကိရိယာရွေးချယ်ခြင်းစသည်တို့ကိုထည့်သွင်းစဉ်းစားရမည်။ အကယ်. ပိုကောင်းတဲ့အစီအစဉ်မရှိတော့ဘူးဆိုရင်အဲဒါကိုဖြေရှင်းနိုင်မှာပါ။ ၎င်းသည်ကြိုးစားမှုထက်ဝက်ကို 2 နှစ်ဆတိုး။ ကုန်ကျစရိတ်ကိုတိုးမြှင့်ပေးလိမ့်မည်။
ဥပမာအားဖြင့်, နာရီမီးစက်၏တည်နေရာသည်ဖြစ်နိုင်သမျှပြင်ပ connector နှင့်မနီးပါနှင့်။ မြန်နှုန်းမြင့်အချက်ပြမှုများသည်တတ်နိုင်သမျှအတွင်းအလွှာသို့သွားသင့်သည်။ ရောင်ပြန်ဟပ်မှုများကိုလျှော့ချရန်အဟန့်အတားပြုခြင်းနှင့်ကိုက်ညီမှုနှင့်သက်ဆိုင်သောအလွှာ၏ဆက်လက်အာရုံစိုက်ပါ။ Device မှတွန်းအားပေးသည့် signal ကိုကွပ်မျက်မှုနှုန်းသည်အမြင့်ကိုလျှော့ချရန်တတ်နိုင်သမျှသေးငယ်သည်။ ကြိမ်နှုန်းအစိတ်အပိုင်းများ, decouple capacitors ရွေးချယ်ရာတွင်ရွေးချယ်ခြင်း, ကျော်လွန်သောတုံ့ပြန်မှုများနှင့်အတူ၎င်း၏ကြိမ်နှုန်းတုန့်ပြန်မှုကပါဝါလေယာဉ်ပေါ်ရှိဆူညံသံကိုလျှော့ချရန်လိုအပ်ချက်များနှင့်ကိုက်ညီမှုရှိမရှိကိုဂရုပြုပါ။
ထို့အပြင်ကွင်းဆက် area ရိယာကိုတတ်နိုင်သမျှသေးငယ်သော (ဒါကြောင့်ဖြစ်နိုင်သမျှသေးငယ်သောအညစ်အကြေးများဖြင့်သေးငယ်သည်) ကိုတတ်နိုင်သမျှအနည်းငယ်သာဖြစ်စေရန်အလွန်အမင်းအမြန်အချက်ပြ current ကိုပြန်ပို့ပါ။ ကြိမ်နှုန်းမြင့်မားသောဆူညံသံများ၏အကွာအဝေးကိုထိန်းချုပ်ရန်မြေပြင်ကိုလည်းခွဲခြားနိုင်သည်။ နောက်ဆုံးအနေဖြင့် PCB နှင့်အိမ်ရာအကြားကိုယ်ထည်မြေကိုစနစ်တကျရွေးချယ်ပါ။
4 ။ PCB ဘုတ်အဖွဲ့များပြုလုပ်သောအခါ 0 င်ရောက်စွက်ဖက်မှုကိုလျှော့ချရန်အတွက်မြေပြင်ဝါယာကြိုးသည်တံခါးပိတ်ပုံစံကိုဖွဲ့စည်းသင့်သလား။
PCB ပျဉ်ပြားများကိုပြုလုပ်သောအခါ 0 င်ရောက်စွက်ဖက်မှုကိုလျှော့ချရန် loop area ရိယာကိုယေဘုယျအားဖြင့်လျှော့ချနိုင်သည်။ မြေပြင်လိုင်းကိုတင်သောအခါ၎င်းကိုတံခါးပိတ်ပုံစံဖြင့်မချသင့်သော်လည်း၎င်းကိုဌာနခွဲပုံသဏ် in ာန်တွင်စီစဉ်ထားခြင်းသည် ပို. ကောင်းပြီးမြေကွက်ကိုတတ်နိုင်သမျှတိုးမြှင့်သင့်သည်။
5 ။ routing topology ကိုဘယ်လိုညှိနှိုင်းနိုင်မလဲ။
ဤသို့သောကွန်ယက်အချက်ပြလမ်းညွှန်မှုသည်ပိုမိုရှုပ်ထွေးသည်, ဘာကြောင့်လဲဆိုတော့စည်းလုံးညီညွတ်မှုမရှိသော, စုစုပေါင်းအဆင့်များနှင့်အဆင့်ဆင့်၏အချက်ပြမှုများအတွက် topology သွဇာလွှမ်းမိုးမှုသည်ကွဲပြားခြားနားသည်။ နှင့် simulation pre- simulation လုပ်သည့်အခါမည်သည့် topology သည်အင်ဂျင်နီယာများကိုအလွန်တောင်းဆိုခြင်း, Circuit အခြေခံမူအမျိုးအစားများနှင့်ဝါယာကြိုးများနှင့်ဝါယာကြိုးအခက်အခဲများကိုနားလည်ရန်လိုအပ်သည်။
6 ။
မြန်နှုန်းမြင့်ဒစ်ဂျစ်တယ်အချက်ပြဝါယာကြိုးများ၏သော့ချက်မှာ signal signal signal on Devichnline ၏သက်ရောက်မှုကိုလျှော့ချရန်ဖြစ်သည်။ ထို့ကြောင့် 100 မီတာအထက်မြန်နှုန်းမြင့်အချက်ပြမှုများအပြင်အဆင်သည် signal tres များကိုတတ်နိုင်သမျှတိုတောင်းရန်လိုအပ်သည်။ ဒီဂျစ်တယ်ဆားကစ်များတွင်မြန်နှုန်းမြင့်အချက်ပြမှုများကို signal resport နှောင့်နှေးအချိန်ကသတ်မှတ်သည်။
ထို့အပြင်ကွဲပြားခြားနားသောအချက်ပြအမျိုးအစားများ (ဥပမာ TTL, GTL, LVTTL) တွင်အချက်ပြအရည်အသွေးကိုသေချာစေရန်နည်းလမ်းအမျိုးမျိုးရှိသည်။