Bagaimana untuk mempertimbangkan padanan impedans apabila mereka bentuk skema reka bentuk PCB berkelajuan tinggi?

Apabila mereka bentuk litar PCB berkelajuan tinggi, pencocokan impedans adalah salah satu elemen reka bentuk. Nilai impedans mempunyai hubungan mutlak dengan kaedah pendawaian, seperti berjalan di atas lapisan permukaan (microstrip) atau lapisan dalaman (stripline/double stripline), jarak dari lapisan rujukan (lapisan kuasa atau lapisan tanah), lebar pendawaian, bahan PCB, dan lain -lain.

Maksudnya, nilai impedans boleh ditentukan selepas pendawaian. Umumnya, perisian simulasi tidak dapat mengambil kira beberapa keadaan pendawaian dengan impedans yang tidak berterusan kerana batasan model litar atau algoritma matematik yang digunakan. Pada masa ini, hanya beberapa terminator (penamatan), seperti rintangan siri, boleh dikhaskan pada gambarajah skema. Mengurangkan kesan ketidakselarasan dalam kesan impedans. Penyelesaian sebenar kepada masalah ini adalah untuk mengelakkan ketidakpastian impedans apabila pendawaian.


TOP