Jurutera elektronik sering melakukan kesilapan (1) Berapa banyak perkara yang telah anda lakukan salah?

Salah Faham 1: Penjimatan kos

Kesilapan biasa 1: Apakah warna yang harus dipilih oleh lampu penunjuk pada panel? Saya secara peribadi lebih suka biru, jadi pilihlah ia.

Penyelesaian positif: Untuk lampu penunjuk di pasaran, merah, hijau, kuning, oren, dsb., tanpa mengira saiz (di bawah 5MM) dan pembungkusan, ia telah matang selama beberapa dekad, jadi harga secara amnya kurang daripada 50 sen. Lampu penunjuk biru telah dicipta dalam tiga atau empat tahun yang lalu. Kematangan teknologi dan kestabilan bekalan agak lemah, jadi harganya empat atau lima kali lebih mahal. Jika anda mereka bentuk warna penunjuk tindanan panel tanpa keperluan khas, jangan pilih biru. Pada masa ini, lampu penunjuk biru biasanya hanya digunakan dalam keadaan yang tidak boleh digantikan dengan warna lain, seperti memaparkan isyarat video.

Kesilapan biasa 2: Perintang tarik-turun/tarik-naik ini nampaknya tidak begitu penting dengan nilai rintangannya. Pilih sahaja integer 5K.

Penyelesaian positif: Malah, tiada nilai rintangan 5K dalam pasaran. Yang paling hampir ialah 4.99K (ketepatan 1%), diikuti oleh 5.1K (ketepatan 5%). Harga kos adalah 4 kali lebih tinggi daripada 4.7K dengan ketepatan 20%. 2 kali. Nilai rintangan bagi rintangan ketepatan 20% hanya mempunyai jenis 1, 1.5, 2.2, 3.3, 4.7, 6.8 (termasuk gandaan integer 10); sepadan, kapasitor ketepatan 20% juga hanya mempunyai beberapa nilai kemuatan di atas. Untuk perintang dan kapasitor, jika anda memilih nilai selain daripada jenis ini, anda mesti menggunakan ketepatan yang lebih tinggi, dan kosnya berganda. Jika keperluan ketepatan tidak besar, ini adalah pembaziran yang mahal. Di samping itu, kualiti perintang juga sangat penting. Kadangkala sekumpulan perintang inferior sudah cukup untuk memusnahkan projek. Anda disyorkan untuk membelinya di kedai kendalian sendiri yang tulen seperti Lichuang Mall.

Kesilapan biasa 3: Litar get 74XX boleh digunakan untuk logik ini, tetapi ia terlalu kotor, jadi gunakan CPLD, nampaknya lebih mewah.

Penyelesaian positif: Litar pintu 74XX hanya beberapa sen, dan CPLD sekurang-kurangnya berpuluh-puluh dolar (GAL/PAL hanya beberapa dolar, tetapi ia tidak disyorkan), kos telah meningkat berkali-kali, apatah lagi, ia adalah dikembalikan kepada pengeluaran, dokumentasi, dsb. Tambah beberapa kali kerja. Di bawah premis tidak menjejaskan prestasi, jelas lebih sesuai untuk menggunakan 74XX dengan prestasi kos yang lebih tinggi.

Kesilapan biasa 4: Keperluan reka bentuk PCB papan ini tidak tinggi, hanya gunakan wayar yang lebih nipis dan susunkannya secara automatik.

Penyelesaian positif: Pendawaian automatik sudah pasti akan menggunakan kawasan PCB yang lebih besar, dan pada masa yang sama ia akan menghasilkan vias berkali ganda lebih banyak daripada pendawaian manual. Dalam kumpulan besar produk, pengeluar PCB mempunyai pertimbangan penting dari segi lebar talian dan bilangan vias dari segi harga. , Mereka masing-masing mempengaruhi hasil PCB dan bilangan bit gerudi yang digunakan. Di samping itu, kawasan papan PCB juga mempengaruhi harga. Oleh itu, pendawaian automatik terikat untuk meningkatkan kos pengeluaran papan litar.

Kesilapan biasa 5: Keperluan sistem kami sangat tinggi, termasuk MEM, CPU, FPGA dan semua cip mesti memilih yang terpantas.

Penyelesaian positif: Tidak semua bahagian sistem berkelajuan tinggi berfungsi pada kelajuan tinggi, dan setiap kali kelajuan peranti meningkat sebanyak satu tahap, harganya hampir dua kali ganda, dan ia juga mempunyai kesan negatif yang besar terhadap masalah integriti isyarat. Oleh itu, apabila memilih cip, adalah perlu untuk mempertimbangkan tahap penggunaan bahagian peranti yang berbeza, dan bukannya menggunakan yang terpantas.

Kesilapan biasa 6: Selagi program stabil, kod yang lebih panjang dan kecekapan yang lebih rendah adalah tidak kritikal.

Penyelesaian positif: Kelajuan CPU dan ruang memori kedua-duanya dibeli dengan wang. Jika anda menghabiskan beberapa hari lagi untuk meningkatkan kecekapan program semasa menulis kod, maka penjimatan kos daripada mengurangkan kekerapan CPU dan mengurangkan kapasiti memori pasti berbaloi. Reka bentuk CPLD/FPGA adalah serupa.