तुम्हांला माहीत आहे का सम-क्रमांकित PCB चे फायदे काय आहेत?

[VW PCBworld] डिझायनर विषम-संख्या असलेले मुद्रित सर्किट बोर्ड (PCBs) डिझाइन करू शकतात.जर वायरिंगला अतिरिक्त थर आवश्यक नसेल तर ते का वापरावे?थर कमी केल्याने सर्किट बोर्ड पातळ होणार नाही का?जर एक कमी सर्किट बोर्ड असेल तर खर्च कमी होणार नाही का?तथापि, काही प्रकरणांमध्ये, एक स्तर जोडल्याने किंमत कमी होईल.

सर्किट बोर्डची रचना

सर्किट बोर्डमध्ये दोन भिन्न संरचना आहेत: कोर स्ट्रक्चर आणि फॉइल स्ट्रक्चर.

कोर स्ट्रक्चरमध्ये, सर्किट बोर्डमधील सर्व प्रवाहकीय स्तर कोर सामग्रीवर लेपित असतात;फॉइल-क्लड स्ट्रक्चरमध्ये, सर्किट बोर्डचा फक्त आतील प्रवाहकीय स्तर कोर मटेरियलवर लेपित असतो आणि बाह्य प्रवाहकीय थर फॉइल-क्लड डायलेक्ट्रिक बोर्ड असतो.सर्व प्रवाहकीय स्तर बहुस्तरीय लॅमिनेशन प्रक्रियेचा वापर करून डायलेक्ट्रिकद्वारे एकत्र जोडलेले असतात.

आण्विक साहित्य कारखान्यात दुहेरी बाजू असलेला फॉइल-क्लड बोर्ड आहे.कारण प्रत्येक कोरला दोन बाजू असतात, जेव्हा पूर्णतः वापरल्या जातात तेव्हा PCB च्या प्रवाहकीय स्तरांची संख्या सम संख्या असते.एका बाजूला फॉइल आणि बाकीच्यासाठी कोर स्ट्रक्चर का वापरत नाही?मुख्य कारणे आहेत: पीसीबीची किंमत आणि पीसीबीची वाकलेली पदवी.

सम-क्रमांकित सर्किट बोर्डांचा खर्च फायदा

डायलेक्ट्रिक आणि फॉइलचा थर नसल्यामुळे, विषम-संख्या असलेल्या PCB साठी कच्च्या मालाची किंमत सम-संख्या असलेल्या PCB पेक्षा किंचित कमी आहे.तथापि, विषम-स्तर PCBs ची प्रक्रिया खर्च सम-लेयर PCBs पेक्षा लक्षणीय आहे.आतील लेयरची प्रक्रिया खर्च समान आहे;परंतु फॉइल/कोर स्ट्रक्चरमुळे बाहेरील लेयरची प्रक्रिया खर्च नक्कीच वाढतो.

विषम-क्रमांक-लेयर पीसीबींना कोर संरचना प्रक्रियेवर आधारित नॉन-स्टँडर्ड लॅमिनेटेड कोर लेयर बाँडिंग प्रक्रिया जोडणे आवश्यक आहे.आण्विक संरचनेच्या तुलनेत, आण्विक संरचनेत फॉइल जोडणाऱ्या कारखान्यांची उत्पादन कार्यक्षमता कमी होईल.लॅमिनेशन आणि बाँडिंग करण्यापूर्वी, बाह्य कोरला अतिरिक्त प्रक्रिया आवश्यक आहे, ज्यामुळे बाह्य स्तरावर स्क्रॅच आणि खोदकाम त्रुटींचा धोका वाढतो.

 

वाकणे टाळण्यासाठी रचना संतुलित करा

थरांच्या विचित्र संख्येसह पीसीबी डिझाइन न करण्याचे सर्वोत्तम कारण म्हणजे विचित्र संख्येच्या लेयर सर्किट बोर्डांना वाकणे सोपे आहे.मल्टी-लेयर सर्किट बाँडिंग प्रक्रियेनंतर पीसीबी थंड झाल्यावर, कोर स्ट्रक्चर आणि फॉइल-क्लड स्ट्रक्चरचे वेगवेगळे लॅमिनेशन तणाव पीसीबीला वाकण्यास कारणीभूत ठरतील.सर्किट बोर्डची जाडी जसजशी वाढत जाते, तसतसे दोन भिन्न संरचना असलेल्या संयुक्त पीसीबीच्या वाकण्याचा धोका वाढतो.सर्किट बोर्ड बेंडिंग काढून टाकण्याची गुरुकिल्ली म्हणजे संतुलित स्टॅकचा अवलंब करणे.

जरी ठराविक प्रमाणात बेंडिंग असलेले पीसीबी विनिर्देश आवश्यकता पूर्ण करत असले तरी, त्यानंतरच्या प्रक्रियेची कार्यक्षमता कमी होईल, परिणामी खर्चात वाढ होईल.असेंब्ली दरम्यान विशेष उपकरणे आणि कारागिरीची आवश्यकता असल्यामुळे, घटक प्लेसमेंटची अचूकता कमी होते, ज्यामुळे गुणवत्तेचे नुकसान होईल.

सम-क्रमांकित पीसीबी वापरा

जेव्हा डिझाईनमध्ये विषम-संख्येचा PCB दिसतो, तेव्हा खालील पद्धतींचा वापर संतुलित स्टॅकिंग साध्य करण्यासाठी, PCB उत्पादन खर्च कमी करण्यासाठी आणि PCB झुकणे टाळण्यासाठी केला जाऊ शकतो.प्राधान्यक्रमानुसार खालील पद्धती मांडल्या आहेत.

एक सिग्नल स्तर आणि त्याचा वापर करा.डिझाइन पीसीबीचा पॉवर लेयर सम असेल आणि सिग्नल लेयर विषम असेल तर ही पद्धत वापरली जाऊ शकते.जोडलेल्या लेयरमुळे किंमत वाढत नाही, परंतु ते वितरण वेळ कमी करू शकते आणि पीसीबीची गुणवत्ता सुधारू शकते.

अतिरिक्त पॉवर लेयर जोडा.डिझाइन पीसीबीचा पॉवर लेयर विषम असल्यास आणि सिग्नल स्तर सम असल्यास ही पद्धत वापरली जाऊ शकते.इतर सेटिंग्ज न बदलता स्टॅकच्या मध्यभागी एक स्तर जोडणे ही एक सोपी पद्धत आहे.प्रथम, वायर्सला विषम-क्रमांकीत लेयर PCB मध्ये रूट करा, नंतर ग्राउंड लेयरची मध्यभागी कॉपी करा आणि उर्वरित स्तर चिन्हांकित करा.हे फॉइलच्या जाड थराच्या विद्युत वैशिष्ट्यांसारखेच आहे.

PCB स्टॅकच्या मध्यभागी एक रिक्त सिग्नल स्तर जोडा.ही पद्धत स्टॅकिंग असंतुलन कमी करते आणि पीसीबीची गुणवत्ता सुधारते.प्रथम, मार्गावर जाण्यासाठी विषम-संख्या असलेल्या स्तरांचे अनुसरण करा, नंतर रिक्त सिग्नल स्तर जोडा आणि उर्वरित स्तर चिन्हांकित करा.मायक्रोवेव्ह सर्किट्स आणि मिश्र माध्यम (भिन्न डायलेक्ट्रिक स्थिरांक) सर्किट्समध्ये वापरले जाते.

संतुलित लॅमिनेटेड पीसीबीचे फायदे

कमी किंमत, वाकणे सोपे नाही, वितरण वेळ कमी करा आणि गुणवत्ता सुनिश्चित करा.