Deelt 9 perséinlech ESD Schutzmoossnamen

Aussträichen Resultater vu Crash oder souguer beschiedegt d'Komponenten. An der Vergaangenheet koumen ech nëmmen de SD-Komponenten Oh hir Komponenten hale loossen, awer ech hat keng Opmierksamkeet op elektronesch Produkter ze maachen.

ESD ass wat mir dacks Elektro-statesch Entladung uruffen. Dat och dëst Wëssen, deen bekannte Kloer Equalitéit ass, ass en nigrenger Aschwongmen an enger Kollektioun vun Volratmaachen, Weilere vun de Stratiz oder kuerz Formizitiken. Fir elektronesch Produkter, wann den EGD Design net gutt des Evisron ass, entweder ass déi elektronesch an elektresch Produkter an der Elektiniener.

Zwou Methoden ginn normalerweis benotzt wann Dir ESD Entladung Tester gemaach hutt: Kontaktéiert Entladung a Loft entlaascht.

Kontaktéiert Entladung ass direkt d'Ausrüstung ënner Test ze entloossen; D'Air Entloossung gëtt och indirekt Entladung genannt, wat vum Kupplung vun engem staarke magnetesche Feld generéiert gëtt fir angenehmen D'Test vu Stlage fir dës zwee Tester ass nëmme 2KV-8kv, an den Ufuerderungen sinn ënnerscheet a verschidden Regioun a verschiddene Regioun. Dofir, ier Dir designt muss, muss de Meescht fir d'Maart ausféieren fir de Produit.

Déi lëtzebuerger zwou Studstrukture si Statprischt fir elektronesch Produkter déi wéinst mënschleche Kierperherrrifuéierung oder aner Grënn a Kontakt schaffen, wéi de mënschleche Kierper kënnt wann de mënschleche Kierper kënnt mattokologesch Produkter. Déi Zuel hei drënner weist d'Fluchnëllegstaturitéitstar vun enger Regioune vun enger Regioun zuren. Et ka aus der Figur gesinn, datt de Lavefas huet dat mannst Fiichtegkeet duerch d'ganzt Joer. Elektronesch Produkter an dësem Beräich soll speziell Opmierksamkeet op ed Schutz bezuelen.

Flësslechkeetvikatiounen sinn anescht wéi verschidden Deeler vun der Welt an enger Regioun an enger Regioun an der Welt, wann d'SOLKÄITen net sinn ass och Batchegesch Equity Allgemengen. Déi folgend Tabelle ass déi gesammelt Daten, aus där et ka gesi ginn, datt déi bilhesch Elektrizidéierung als Loftfëscherheet geet erof. Dat erklier och och individatesch scheiend um3 bewisen firwat d'strassesch Sparsé genéiert hunn, andeems de bateric de Pullapp am Norde vum Pollall generéiert gi wann de Wordsthe krank ass si ganz grouss. "

Zënter statescher Elektrizitéit ass sou eng super Gefor, wéi kënne mir et schützen? Wann Dir elektrodukteratesch Gerecht designéiert, trennt mir eis an dräi Schrëtt: Vervollstänneg zeschäfteg Käschten a Schued; Vermeidten extern magnetesch Felder aus Schued ze beschiedegen verhënneren Schued aus elektrostatesch Felder.

 

Als Circuit Design liesen mir eng vu vun den folgenden Method fir elektrostatescht:

1

Avalanche Diode fir elektrostatesch Schutz
Dëst ass och eng Method, déi dacks am Design benotzt gëtt. Eng typesch Approche ass fir en Avalanche ze verbannen ze verbannen op de Buedem parallel op der Schlëssel Signal Linn. Dës Methor soll den Avalanche Dioaden ze benotzen fir séier ze äntweren an d'Fäegkeet de Clocker ze stabiliséieren, wat d'zousätzlecher Zäit befreid hutt fir de Circuum ze schützen.

2

Benotzt héich-Voltéiererfäegkeeten fir Circuitschutz
Dës Säit ass de Crama-Kreeditel mat engem Zesummesporrik vun engem Zesummespaart ginn an d'mannst 1,5k Vernafdalen, an d'Präisräich ass sou wéi der Positioun vum Contribution. Wann e Presiter matläit benotzt gëtt, benotzt se misse beim Fäegkeeten a verléieren säin Schutznoach an hir Schutzsystem ze verdeeden.

3

Benotzt Ferrite Beads fir Circuitschutz
Ferite Perlen kënnen am Viraussetzunge SDD aktuell ganz gutt ametruewe an kann och Stralung verdreiwen. Wann Dir mat zwou Probleemer konfrontéiert ass, ass eng Ferrite Bead e ganz gutt Wiel.

4

Spark Gap Method
Dës Method gëtt an engem Stéck Material gesinn. Déi speziell Method ass eenzel gescheed ze benotzen, datt d'Tipps mateni gëtt eenzel eenzel eenzel vun der Mikrostririp Layer zesummegesaat. Een Enn vum dräieckege Kupfer verbonne mat der Signallinn, an deen aneren ass den dräieckege Kupfer. Verbonne mam Buedem. Wann et mstikesch Elecizitéit ass, gëtt et schaarflech Auslucht a konsuméiert elektresch Energie verbraucht.

5

Benotzt d'LC Filtermethod fir de Circuit ze schützen
D'Kloerheet bestéiert vum LC kann effektive Formice de chemic Elektik basesche Stroum verfolf. Déi onstänneg Erwaarte vum Indeschen aus Organer bemierkrëtt ass et hei nei Urkriptioun vun den Calsuit ze kréien, wärend de Perptitorie vun héich freuditesche Shequisitioun vum Buedem. Op der selwechter Zäit kade dës Zort vu Figur dauerenesche Stand vu Signess

6

Multilayer Board fir ESD Schutz
Wann d'Fongen erlaben, wielt e Multilayer Board ass och en effektiven Mëttel fir z'entwéckelen. Am Desi-Latale Board, well dëst en Terrain beim Buedemhaff nogezunn huet, an en an nidderegen Imptioun.

7

Method fir eng schützend Band op der Peripherie vum Circuit-Boardschutzgesetz ze verloossen
Dës Method ass normalerweis fir Spriecher ronderëm de Circuit Board ze zéien ouni Schicht. Wann d'Bedingung erlaben kann d'Spuer an de Logement verbannen. Zur selwechter Zäit soll et bemierkt ginn datt d'Spur net eng zougemaach Datei ka bilden, sou datt net eng Loop Antenna bilden an e gréissere Problemer ze bilden.

8

Benotzt CMOS Geräter oder TTL Apparater mat Klamming Diode fir Circuitschutz
Wat Wéinihuele benotzt d'Haaptstänn fir d'Circurium ze schützen. Well dës Apparater si geschützt gi mat sphëmment Desudenitéite geschützt, eng Kompetenzen, gëtt vun den 2.0ircourement ugeet.

9

Benotzt decoupling Fäegkeeten
Dës Dekoppungsprogrammer mussen niddereg ESL an ERR Wäerter hunn. Fir niddereg-Frequenz ESD, den Dekorpournementfämpfung reduzéiert d'Loopberäich. Däeffend den Auswiel vu sengetl, och elektroyer Fidder, déi besser héichkeeiquenzormer Energier dierkeure kënne festeréieren. An.

Kuerz gesot ass d'ESD friste a kënne gerty Google Konsultéieren, awer nëmmen d'Meedborken an de PCUL mat der Spann préparéieren, a Liewensmëttelungen oprunnen ze sammelen. Ënner him, mäi Patron huet dacks gesot, dat ass dacks vun engem Board ass de Kinnek ". Ech hoffen dëse Saz kann Iech och den Effekt bréngen fir de Skylight ze briechen.