1. Wat Aspekter soll de Circuit Verwaltungsrot DEBUG ufänken?
Wat d'digitale Circuiten ugeet, bestëmmen als éischt dräi Saachen an der Rei:
1) Bestätegt datt all Kraaftwäerter den Designfuerderunge entspriechen. E puer Systemer mat multiple Stroumversuergung kënnen gewësse Spezifikatioune fir d'Uerdnung an d'Geschwindegkeet vun de Stroumversuergung erfuerderen.
2) Bestätegt datt all Auersignalfrequenzen richteg funktionnéieren an datt et keng net-monotone Probleemer op de Signalkante gëtt.
3) Bestätegt ob d'Reset-Signal den Spezifizéierungsfuerderunge entsprécht.
Wann dës normal sinn, soll den Chip den éischten Zyklus (Zyklus) Signal schécken. Als nächst, Debug no dem Betribsprinzip vum System an dem Busprotokoll.
2. Am Fall vun enger fixer Circuit Verwaltungsrot Gréisst, wann méi Fonctiounen mussen am Design ënnerbruecht ginn, ass et oft néideg der PCB Spuer Dicht ze Erhéijung, mä dëst kann d'géigesäitege Stéierungen vun de Spure Erhéijung, a gläichzäiteg , D'Spure sinn ze dënn an d'Impedanz Kann net reduzéiert ginn, gitt w.e.g. d'Fäegkeeten an High-Speed (> 100MHz) High-Density PCB Design?
Wann Dir High-Speed- an High-Density PCBs designt, brauch Crosstalk-Interferenz (Crosstalk-Interferenz) wierklech speziell Opmierksamkeet, well et e groussen Impakt op Timing an Signalintegritéit huet. Hei sinn e puer Punkte fir ze notéieren:
1) Kontrolléiert d'Kontinuitéit an d'Mataarbecht vun der charakteristescher Impedanz vun der Drot.
D'Gréisst vun der Spuerabstand. Et gëtt allgemeng gesi datt d'Distanz zweemol d'Linnbreed ass. Et ass méiglech den Afloss vum Spuerabstand op Timing a Signalintegritéit duerch Simulatioun ze kennen, an de Minimum tolerable Abstand ze fannen. D'Resultat vu verschiddene Chip Signaler kann anescht ginn.
2) Wielt déi entspriechend Terminatiounsmethod.
Vermeiden zwou ugrenzend Schichten mat der selwechter Verdrahtungsrichtung, och wann et Verdrahtungen sinn, déi sech géigesäiteg iwwerlappen, well dës Aart vu Crosstalk méi grouss ass wéi déi vun ugrenzend Verdrahtung op der selwechter Schicht.
Benotzt blann / begruewe Vias fir d'Spureberäich ze vergréisseren. Awer d'Produktiounskäschte vum PCB Board wäert eropgoen. Et ass zwar schwéier komplett Parallelismus a gläich Längt an der aktueller Ëmsetzung z'erreechen, awer et ass nach ëmmer néideg ze maachen.
Zousätzlech kënnen d'Differentialterminatioun a Common Mode Terminatioun reservéiert ginn fir den Impakt op Timing a Signalintegritéit ze léisen.
3. D'Filterung an der Analog Energieversuergung benotzt oft en LC Circuit. Awer firwat ass de Filtereffekt vum LC heiansdo méi schlëmm wéi RC?
De Verglach vu LC- a RC-Filtereffekter muss berécksiichtegt ob d'Frequenzband ze filteren an d'Wiel vun der Induktioun passend sinn. Well d'Induktioun vun engem Induktor (Reaktanz) mam Induktanzwäert an der Frequenz verbonnen ass. Wann d'Geräischfrequenz vun der Stroumversuergung niddereg ass, an den Induktanswäert net grouss genuch ass, kann de Filtereffekt net sou gutt sinn wéi RC.
Wéi och ëmmer, d'Käschte fir RC-Filterung ze benotzen ass datt de Widderstand selwer Energie verbraucht an eng schlecht Effizienz huet, an oppassen op d'Kraaft déi de gewielte Widderstand kann ausstoen.