Sunt cum tot ut XXIX basic relationes inter layout et PCB!

Ob switching characteres switching potentia copia, facile est causa switching potestate copiam producere magna electro compatibility intercessiones. Ut potentia copia ipsum, electro compatibility engineer, aut a PCB layout engineer, oportet intelligere causas electro compatibility problems et resolvendis mensuras, praesertim layout sordida opus scire quomodo ad vitare expansionem sordida maculis. Hoc maxime principalis puncta potentia PCB Design.

I. Plures Principia Principia: Quisquam impeditance; Current semper automatically eligit semita cum minimis impeditance; Radialis intensionem est ad current, frequency et loop area; Communi mode intercessiones ad mutua capacitance magna DV / Dt annuit ad terram; Principium reducendo Emi et enhancing anti-intercessiones facultatem est similis.

II. Et layout sit partita secundum virtutem, Analog, summus celeritate digital et singulis eget obstructionum.

III. Minimize aream magni di / DT loop et reducere longitudinem (vel area, latitudinem magnam DV / DT signum linea). In incremento in vestigium area et crescat distributed capacitance. General aditus est: width tendo ut magna fieri potest, sed removere excessus pars), et experiri ambulare recta reducere occultatum regio redactum.

4. Inductive crosstalk is mainly caused by the large di/dt loop (loop antenna), and the induction intensity is proportional to the mutual inductance, so it is more important to reduce the mutual inductance with these signals (the main way is to reduce the loop area and increase the distance); Sexualem crosstalk est maxime generatae a magna DV / Dt annuit, et inductionem intensionem proportionalem esse mutua capaciturance. Omnes mutuam capita harum annuit reducuntur (pelagus est ad redigendum effective cooperta regio et crescere distantiam. Mutuam capaces decrescit cum incremento spatio. Citius) est discrimine.

 

V. Try ad principium de loop novam ad adhuc reducere in area de magna di / Dt loop, ut ostensum est in Figura I (similes torta par
Uti principium de loop novam ad amplio anti-intercessiones facultatem et auget transmissionem procul):

I figure, loop novae (Freewheeling loop de boost circuitu)

VI. Reducere in loop area non solum reduces radialem, sed etiam reduces in loop inductance, faciens circuitus perficientur melior.

VII. Reducendo loop area requirit nos verius consilio reditus semita cuiusque.

VIII. Cum multa PCBs sunt coniunctae per connectors est etiam necessarium considerare obscuratis in loop area, praesertim pro magna di / Dt annuit, altum frequency annuit vel sensitivo annuit. Optimum unum signum filum correspondet unam terram filum et duo fila sunt ut proxime. Si opus, torta partis potest esse in nexu (longitudinem inter torta par filum correspondet ad integrum multiplex sonitus dimidium-integritate). Si aperire computatrum casu, vos can animadverto ut USB interface inter motherboard et fronte panel est coniuncta cum torta par, quod ostendit momenti et reducendo radiationi.

IX. Nam data funem, conantur disponere magis fila in funem et fila et pariter distribuit in cable, quod potest reducere ad loop area.

X. Licet quaedam inter-tabulam iunctio lineae humilis frequency annuit, quia haec humilis frequency annuit continet multum altus frequentia sonitus (per conduction et radiationi, facile roditur hae strepitus, si non tractatur.

XI. Cum wiring, primum considerans magna current vestigia et vestigia quae proni ad radialem.

XII. Switching Power Supplies plerumque habent IV current ansas: input, output, switch, freewheeling, (Figura II). Inter eos, initus et output current ansas paene directum current, fere non Tactus generatur, sed facile turbari; Et switching et freewheeling current ansas have maior di / Dt, quae operam.
Figura II, Current loop de Buck circuitu

XIII. Porta coegi circa Mos (igbt) tubo plerumque etiam magna di / Dt.

XIV. Ne ponere parva signum circuits, ut imperium et Analog circuits, intra magna current, altum frequency et altum voltage circuits vitare intercessiones.

 

... .. Esse continua