PCB 세계에서
1. 고속 PCB 설계 회로도를 설계 할 때 임피던스 매칭을 고려하는 방법은 무엇입니까?
고속 PCB 회로를 설계 할 때 임피던스 매칭은 설계 요소 중 하나입니다. 임피던스 값은 표면층 (마이크로 스트립) 또는 내부 층 (스트립 라인/더블 스트립 라인), 기준 층 (전력 층 또는 접지 층), 배선 폭, PCB 재료 등과 같은 배선 방법과 절대적인 관계를 갖습니다.
즉, 임피던스 값은 배선 후에 결정될 수 있습니다. 일반적으로 시뮬레이션 소프트웨어는 회로 모델 또는 사용 된 수학 알고리즘의 제한으로 인해 일부 불연속 배선 조건을 고려할 수 없습니다. 현재, 시리즈 저항과 같은 일부 터미네이터 (종료) 만 개략도에 예약 할 수 있습니다. 미량 임피던스에서 불연속성의 효과를 완화합니다. 문제에 대한 실제 해결책은 배선시 임피던스 불연속을 피하려고 시도하는 것입니다.
영상
2. PCB 보드에 여러 디지털/아날로그 기능 블록이있는 경우 기존 방법은 디지털/아날로그 접지를 분리하는 것입니다. 이유는 무엇입니까?
디지털/아날로그 접지를 분리하는 이유는 디지털 회로가 높은 전위와 낮은 전위를 전환 할 때 전원과 접지에서 노이즈를 생성하기 때문입니다. 노이즈의 크기는 신호의 속도와 전류의 크기와 관련이 있습니다.
접지 평면이 나뉘 지 않고 디지털 영역 회로에 의해 생성 된 소음이 크고 아날로그 영역 회로가 매우 가까운 경우, 디지털 대 아날로그 신호가 교차하지 않더라도 아날로그 신호는 여전히 접지 노이즈에 의해 방해됩니다. 다시 말해서, 아날로그 회로 영역이 큰 노이즈를 생성하는 디지털 회로 영역과는 거리가 멀지 않은 경우에만 유도되지 않은 디지털-아날로그 방법을 사용할 수 있습니다.
3. 고속 PCB 디자인에서 디자이너는 EMC 및 EMI 규칙을 고려해야합니까?
일반적으로 EMI/EMC 설계는 방사 및 수행 된 측면을 동시에 고려해야합니다. 전자는 더 높은 주파수 부품 (> 30MHz)에 속하고 후자는 더 낮은 주파수 부분 (<30MHz)입니다. 따라서 고주파에주의를 기울이고 저주파를 무시할 수는 없습니다.
좋은 EMI/EMC 설계는 레이아웃 시작시 장치의 위치, PCB 스택 배열, 중요한 연결 방법, 장치 선택 등을 고려해야합니다. 사전에 더 나은 배열이 없으면 나중에 해결 될 것입니다. 절반의 노력으로 결과의 두 배를 얻고 비용을 증가시킵니다.
예를 들어, 클록 생성기의 위치는 가능한 한 외부 커넥터에 가깝지 않아야합니다. 고속 신호는 가능한 한 내부 층으로 이동해야합니다. 반사를 줄이기 위해 특성 임피던스 매칭 및 기준 계층의 연속성에주의하십시오. 장치가 밀어 넣은 신호의 슬리트 속도는 높이를 줄이기 위해 가능한 한 작아야합니다. 주파수 구성 요소는 디커플링/바이 패스 커패시터를 선택할 때 주파수 응답이 파워 평면의 노이즈를 줄이기위한 요구 사항을 충족하는지 여부에주의를 기울입니다.
또한 고주파 신호 전류의 리턴 경로에주의를 기울여 루프 영역을 최대한 작게 (즉, 루프 임피던스를 가능한 한 작은) 방사선을 줄입니다. 고주파 소음의 범위를 제어하기 위해지면을 나눌 수 있습니다. 마지막으로 PCB와 하우징 사이의 섀시 접지를 올바르게 선택하십시오.
영상
4. PCB 보드를 만들 때 간섭을 줄이기 위해 접지 와이어가 폐쇄 합계 형태를 형성해야합니까?
PCB 보드를 만들 때는 간섭을 줄이기 위해 일반적으로 루프 영역이 줄어 듭니다. 지면을 놓을 때는 닫힌 형태로 놓지 않아야하지만 분기 모양으로 배열하는 것이 좋습니다.지면 영역을 최대한 많이 늘려야합니다.
영상
5. 신호 무결성을 향상시키기 위해 라우팅 토폴로지를 조정하는 방법은 무엇입니까?
이러한 종류의 네트워크 신호 방향은 단방향, 양방향 신호 및 다른 수준의 신호 유형의 경우 토폴로지의 영향이 다르기 때문에 신호 품질에 어떤 토폴로지가 유익한 지 말하기가 어렵 기 때문입니다. 그리고 사전 시뮬레이션을 수행 할 때, 어떤 토폴로지를 사용하는지 엔지니어에게는 매우 요구되며 회로 원리, 신호 유형 및 배선 난이도에 대한 이해가 필요합니다.
영상
6. 100m 이상의 신호의 안정성을 보장하기 위해 레이아웃 및 배선을 처리하는 방법은 무엇입니까?
고속 디지털 신호 배선의 핵심은 변속기 라인이 신호 품질에 미치는 영향을 줄이는 것입니다. 따라서, 100m 이상의 고속 신호의 레이아웃은 신호 추적이 가능한 한 짧아야합니다. 디지털 회로에서 고속 신호는 신호 상승 지연 시간에 의해 정의됩니다.
또한, 다른 유형의 신호 (예 : TTL, GTL, LVTTL)는 신호 품질을 보장하기위한 다른 방법을 갖습니다.