HDI PCB 설계 질문

1. 회로 기판 DEBUG는 어떤 측면에서 시작해야 합니까?

디지털 회로에 관해서는 먼저 세 가지를 순서대로 결정하십시오.

1) 모든 전력 값이 설계 요구 사항을 충족하는지 확인하십시오. 여러 전원 공급 장치가 있는 일부 시스템에는 전원 공급 장치의 순서와 속도에 대한 특정 사양이 필요할 수 있습니다.

2) 모든 클럭 신호 주파수가 제대로 작동하고 신호 에지에 비단조적인 문제가 없는지 확인합니다.

3) 리셋 신호가 사양 요구 사항을 충족하는지 확인하십시오.

이것이 정상이라면 칩은 첫 번째 사이클(cycle) 신호를 보내야 합니다. 다음으로 시스템의 작동 원리와 버스 프로토콜에 따라 디버그합니다.

 

2. 고정된 회로 기판 크기의 경우 설계에 더 많은 기능을 수용해야 하는 경우 PCB 트레이스 밀도를 높여야 하는 경우가 많지만 이는 트레이스의 상호 간섭을 증가시킬 수 있으며 동시에 , 트레이스가 너무 얇고 임피던스를 줄일 수 없습니다. 고속(>100MHz) 고밀도 PCB 설계 기술을 소개해주세요.

고속, 고밀도 PCB를 설계할 때 누화 간섭(Crosstalk Interference)은 타이밍과 신호 무결성에 큰 영향을 미치기 때문에 정말 특별한 주의가 필요합니다. 다음은 참고할 몇 가지 사항입니다.

1) 배선의 특성 임피던스의 연속성과 정합을 제어한다.

추적 간격의 크기입니다. 일반적으로 간격은 선 너비의 두 배인 것으로 보입니다. 시뮬레이션을 통해 트레이스 간격이 타이밍 및 신호 무결성에 미치는 영향을 파악하고 허용 가능한 최소 간격을 찾는 것이 가능합니다. 다른 칩 신호의 결과는 다를 수 있습니다.

2) 적절한 종료 방법을 선택하십시오.

배선 방향이 동일한 두 개의 인접한 레이어는 서로 겹치는 배선이 있더라도 피하십시오. 이러한 종류의 누화는 동일한 레이어의 인접한 배선보다 크기 때문입니다.

트레이스 영역을 늘리려면 블라인드/매장 비아를 사용하십시오. 그러나 PCB 보드의 생산 비용은 증가합니다. 실제 구현에서 완전한 병렬성과 동일한 길이를 달성하는 것은 실제로 어렵지만 여전히 그렇게 해야 합니다.

또한 타이밍 및 신호 무결성에 대한 영향을 완화하기 위해 차동 종료 및 공통 모드 종료를 예약할 수 있습니다.

 

3. 아날로그 전원 공급 장치의 필터링에는 LC 회로를 사용하는 경우가 많습니다. 그런데 가끔 RC보다 LC의 필터링 효과가 더 나쁜 이유는 무엇입니까?

LC와 RC 필터링 효과를 비교하려면 필터링할 주파수 대역과 인덕턴스 선택이 적절한지 고려해야 합니다. 인덕터의 인덕턴스(리액턴스)는 인덕턴스 값 및 주파수와 관련이 있기 때문입니다. 전원 공급 장치의 노이즈 주파수가 낮고 인덕턴스 값이 충분히 크지 않으면 필터링 효과가 RC만큼 좋지 않을 수 있습니다.

다만, RC 필터링을 사용하는 비용은 저항기 자체가 에너지를 소모하고 효율이 나쁘다는 점이므로, 선택한 저항기가 견딜 수 있는 전력에 주의해야 한다.