HDI PCB 설계 질문

1. 회로 보드 디버그는 어떤 측면에서 시작해야합니까?

디지털 회로에 관한 한, 먼저 세 가지를 순서대로 결정하십시오.

1) 모든 전력 값이 설계 요구 사항을 충족하는지 확인하십시오. 여러 전원 공급 장치가있는 일부 시스템에는 전원 공급 장치의 주문 및 속도에 대한 특정 사양이 필요할 수 있습니다.

2) 모든 클럭 신호 주파수가 제대로 작동하고 신호 가장자리에 비 단점 문제가 없음을 확인하십시오.

3) 재설정 신호가 사양 요구 사항을 충족하는지 확인하십시오.

이것들이 정상이면 칩은 첫 번째 사이클 (사이클) 신호를 보내야합니다. 다음으로 시스템의 작동 원리 및 버스 프로토콜에 따라 디버그하십시오.

 

2. 고정 회로 보드 크기의 경우, 더 많은 기능이 설계에 수용되어야한다면, PCB 추적 밀도를 높이는 것이 종종 필요하지만, 이로 인해 흔적이 상호 간섭을 증가시킬 수 있으며, 동시에 흔적이 너무 얇고 임피던스가 감소 할 수 없으므로 고산물 (> 100mhz) 고용도 디자인으로 기술을 소개하십시오.

고속 및 고밀도 PCB를 설계 할 때 Crosstalk 간섭 (Crosstalk 간섭)은 타이밍 및 신호 무결성에 큰 영향을 미치기 때문에 특별한주의가 필요합니다. 다음은 몇 가지 점이 있습니다.

1) 배선의 특징적인 임피던스의 연속성과 일치를 제어하십시오.

트레이스 간격의 크기. 일반적으로 간격이 선 너비의 두 배인 것으로 보입니다. 시뮬레이션을 통한 타이밍 및 신호 무결성에 대한 트레이스 간격의 영향을 알고 최소 허용 가능한 간격을 찾을 수 있습니다. 다른 칩 신호의 결과는 다를 수 있습니다.

2) 적절한 종료 방법을 선택하십시오.

이런 종류의 크로스 토크는 동일한 층의 인접한 배선보다 크기 때문에 서로 겹치는 배선이 있더라도 동일한 배선 방향을 가진 두 개의 인접 레이어를 피하십시오.

블라인드/매장 바이아를 사용하여 흔적 영역을 늘리십시오. 그러나 PCB 보드의 생산 비용은 증가 할 것입니다. 실제 구현에서 완전한 병렬성과 동일한 길이를 달성하기는 어렵지만 여전히 그렇게해야합니다.

또한, 타이밍 및 신호 무결성에 미치는 영향을 완화하기 위해 차동 종료 및 공통 모드 종료를 예약 할 수 있습니다.

 

3. 아날로그 전원 공급 장치에서의 필터링은 종종 LC 회로를 사용합니다. 그러나 왜 LC의 필터링 효과가 때때로 RC보다 더 나쁩니 까?

LC 및 RC 필터링 효과의 비교는 필터링 될 주파수 대역과 인덕턴스 선택이 적절한 지 여부를 고려해야합니다. 인덕터 (리액턴스)의 인덕턴스는 인덕턴스 값 및 주파수와 관련이 있기 때문입니다. 전원 공급 장치의 노이즈 주파수가 낮고 인덕턴스 값이 충분히 크지 않으면 필터링 효과가 RC만큼 좋지 않을 수 있습니다.

그러나 RC 필터링을 사용하는 비용은 저항 자체가 에너지를 소비하고 효율성이 좋지 않으며 선택된 저항이 견딜 수있는 전력에주의를 기울이는 것입니다.