HDI PCB Design Fragen

1. Hokker aspekten moatte it circuit board DEBUG begjinne?

Wat digitale circuits oanbelanget, bepale earst trije dingen yn folchoarder:

1) Befêstigje dat alle krêftwearden foldogge oan de ûntwerpeasken. Guon systemen mei meardere macht foarrieden kinne fereaskje bepaalde spesifikaasjes foar de folchoarder en snelheid fan de macht foarrieden.

2) Befêstigje dat alle klok sinjaal frekwinsjes wurkje goed en der binne gjin net-monotone problemen op it sinjaal rânen.

3) Befêstigje oft it reset sinjaal foldocht oan de spesifikaasje easken.

As dizze binne normaal, de chip moat stjoere út de earste syklus (syklus) sinjaal. Folgjende, debug neffens it bestjoeringssysteem prinsipe fan it systeem en de bus protokol.

 

2. Yn it gefal fan in fêste circuit board grutte, as mear funksjes moatte wurde ûnderbrocht yn it ûntwerp, is it faak nedich om te fergrutsjen de PCB trace tichtens, mar dit kin fergrutsje de ûnderlinge ynterferinsje fan de spoaren, en tagelyk , De spoaren binne te tin en de impedânsje Kin net wurde fermindere, asjebleaft yntrodusearje de feardichheden yn hege snelheid (> 100MHz) hege tichtheid PCB design?

By it ûntwerpen fan hege snelheid en hege tichtheid PCB's, hat crosstalk ynterferinsje (crosstalk ynterferinsje) echt spesjaal omtinken nedich, om't it in grutte ynfloed hat op timing en sinjaal yntegriteit. Hjir binne in pear punten om op te merken:

1) Kontrolearje de kontinuïteit en oerienkomst fan 'e karakteristike impedânsje fan' e bedrading.

De grutte fan de trace spacing. It wurdt algemien sjoen dat de ôfstân twa kear de linebreedte is. It is mooglik om te witten de ynfloed fan trace spacing op timing en sinjaal yntegriteit troch simulaasje, en fine de minimale tolerable spacing. It resultaat fan ferskate chip sinjalen kin wêze oars.

2) Kies de passende beëiniging metoade.

Mije twa neistlizzende lagen mei deselde wiring rjochting, sels as der wirings dy't oerlappe inoar, omdat dit soarte fan crosstalk is grutter as dy fan neistlizzende wiring op deselde laach.

Brûk bline / begroeven fias om it spoargebiet te fergrutsjen. Mar de produksjekosten fan it PCB board sille tanimme. It is yndie dreech om folslein parallelisme en gelikense lingte te berikken yn 'e eigentlike ymplemintaasje, mar it is noch altyd nedich om dat te dwaan.

Derneist kinne differinsjaalbeëiniging en beëiniging fan mienskiplike modus reservearre wurde om de ynfloed op timing en sinjaalyntegriteit te ferminderjen.

 

3. De filtering by de analoge macht oanbod faak brûkt in LC circuit. Mar wêrom is it filtereffekt fan LC soms slimmer dan RC?

De fergeliking fan LC- en RC-filtereffekten moat beskôgje oft de te filterjen frekwinsjeband en de kar fan induktânsje passend binne. Om't de induktânsje fan in induktor (reaktânsje) besibbe is oan de ynduktânsjewearde en frekwinsje. As de lûdsfrekwinsje fan 'e stroomfoarsjenning leech is, en de induktânsjewearde net grut genôch is, kin it filtereffekt net sa goed wêze as RC.

De kosten fan it brûken fan RC-filtering binne lykwols dat de wjerstân sels enerzjy ferbrûkt en minne effisjinsje hat, en omtinken jaan oan de krêft dy't de selektearre wjerstân kin wjerstean.