HDI PCB kujundusküsimused

1. Millised aspektid peaksid vooluahela silumise alustama?

Mis puutub digitaalseid vooluahelaid, siis kõigepealt määrake järjekorras kolm asja:

1) Veenduge, et kõik energiaväärtused vastavad disaininõuetele. Mõned mitme toiteallikaga süsteemid võivad vajada toiteallikate tellimuse ja kiiruse jaoks teatud spetsifikatsioone.

2) Veenduge, et kõik kellasignaali sagedused töötavad korralikult ja signaali servadel pole mittemonotoonilisi probleeme.

3) Veenduge, kas lähtestamise signaal vastab spetsifikatsiooni nõuetele.

Kui need on normaalsed, peaks kiip saatma esimese tsükli (tsükli) signaali. Järgmisena siluge vastavalt süsteemi tööpõhimõttele ja bussiprotokollile.

 

2. Kui fikseeritud vooluahela suuruse korral tuleb disainilahenduses rohkem funktsioone majutada, on sageli vaja PCB jälgede tihedust suurendada, kuid see võib suurendada jälgede vastastikust häireid ja samal ajal on jäljed liiga õhukesed ja impedantsi ei saa vähendada, tuua oskusi kõrgel kohal (> 100MHz) PCB-disainilahenduses?

Kiire ja tihedusega PCB-de kujundamisel vajab Crosstalki häired (Crosstalk Interferences) tõesti erilist tähelepanu, kuna sellel on suur mõju ajastus ja signaali terviklikkusele. Siin on mõned punktid, mida tuleb märkida:

1) Kontrollige juhtmestiku iseloomuliku takistuse järjepidevust ja sobivust.

Jälgi vahekauguse suurus. Üldiselt on näha, et vahekaugus on joonelaius kaks korda. Võimalik, et simulatsiooni abil on võimalik jälgida jälgimise vahekauguse mõju ja signaali terviklikkust ning leida minimaalne talutav vahekaugus. Erinevate kiibisignaalide tulemus võib olla erinev.

2) Valige sobiv lõpetamise meetod.

Vältige kahte külgnevat kihti, millel on sama juhtmestik, isegi kui leidub juhtmeid, mis kattuvad üksteisega, sest selline risttark on suurem kui sama kihi külgneva juhtmestiku puhul.

Kasutage jäljepiirkonna suurendamiseks pimedaid/maetud VIA -sid. Kuid PCB tahvli tootmiskulud suurenevad. Täieliku paralleelsuse ja võrdse pikkusega tegelikus rakendamisel on tõepoolest keeruline saavutada, kuid seda on siiski vaja teha.

Lisaks saab ajastuse ja signaali terviklikkuse mõju leevendamiseks reserveerida diferentsiaalse lõpetamise ja ühise režiimi lõpetamise.

 

3. Analoog toiteallika filtreerimine kasutab sageli LC vooluahelat. Kuid miks on LC filtreerimisefekt mõnikord halvem?

LC ja RC filtreerimisefektide võrdlus peab kaaluma, kas filtreeritav sagedusriba ja induktiivsuse valik on sobivad. Kuna induktiivkuse induktiivsus (reageerimine) on seotud induktiivsuse väärtuse ja sagedusega. Kui toiteallika mürasagedus on madal ja induktiivsuse väärtus pole piisavalt suur, ei pruugi filtreerimisefekt olla nii hea kui RC.

RC -filtreerimise kasutamise kulud on aga see, et takisti ise tarbib energiat ja on halva efektiivsuse ning pöörake tähelepanu võimsusele, mida valitud takisti talub.