L'scelta di a scheda PCB deve ghjunghje à un equilibriu trà i bisogni di cuncepimentu è a produzzione di massa è u costu. I requisiti di design includenu parti elettriche è meccaniche. Stu prublema di materiale hè di solitu più impurtante quandu cuncepisce schede PCB d'alta velocità (frequenza più grande di GHz).
Per esempiu, u materiale FR-4 comunmente utilizatu hà avà una perdita dielettrica à una freccia di parechji GHz, chì hà una grande influenza in l'attenuazione di u signale, è pò esse micca adattatu. In quantu à l'electricità, fate attenzione à se a constante dielettrica è a perdita dielettrica sò adattate per a freccia disignata.2. Cumu evitari l'interferenza d'alta frequenza?
L'idea basica di evità l'interferenza d'alta frequenza hè di minimizzà l'interferenza di u campu elettromagneticu di i segnali d'alta frequenza, chì hè a chjamata crosstalk (Crosstalk). Pudete aumentà a distanza trà u signale d'alta veloce è u signale analogicu, o aghjunghje tracce di guardia di terra / shunt vicinu à u signale analogicu. Prestate ancu attenzione à l'interferenza di u rumore da a terra digitale à a terra analogica.3. Cumu risolve u prublema di integrità di u signale in u disignu d'alta veloce?
L'integrità di u signale hè basicamente un prublema di cuncordanza di impedenza. I fatturi chì affettanu l'impedenza di l'impedenza includenu a struttura è l'impedenza di output di a fonte di signale, l'impedenza caratteristica di a traccia, e caratteristiche di a fine di carica è a topologia di a traccia. A suluzione hè di s'appoghjanu nantu à a topologia di a terminazione è l'aghjustamentu di u cablaggio.
4. Cumu hè realizatu u metudu di cablaggio differenziale?
Ci hè dui punti per attentu à u layout di u paru differenziale. Unu hè chì a lunghizza di i dui fili deve esse u più longu pussibule, è l'altru hè chì a distanza trà i dui fili (sta distanza hè determinata da l'impedenza differenziale) deve esse mantene constante, vale à dì per mantene parallella. Ci hè duie manere parallele, una hè chì e duie linee currenu nantu à u listessu side-by-side, è l'altru hè chì e duie linee currenu nantu à dui strati adiacenti (over-under). In generale, l'antica side-by-side (side-by-side, side-by-side) hè implementata in più manere.
5. Cumu rializà u filatu differenziale per una linea di signale di clock cù una sola terminal di output?
Per utilizà u filatu differenziale, hè sensu chì a fonte di signale è u receptore sò ancu signali differenziali. Dunque, hè impussibile di utilizà un filatu differenziale per un signalu di clock cù un solu terminal di output.
6. Pò esse aghjuntu un resistore currispundente trà e coppie di linea differenziale à l'estremità ricivuta?
A resistenza currispundente trà e coppie di linea differenziale à l'estremità ricevente hè generalmente aghjuntu, è u so valore deve esse uguali à u valore di l'impedenza differenziale. In questu modu, a qualità di u signale serà megliu.
7. Perchè u filatu di u paru differenziale deve esse vicinu è parallelu?
U filamentu di u paru differenziale deve esse appropritamente vicinu è parallelu. A chjamata vicinanza adatta hè perchè a distanza affettarà u valore di l'impedenza differenziale, chì hè un paràmetru impurtante per u disignu di coppie differenziali. U bisognu di parallelismu hè ancu di mantene a cunsistenza di l'impedenza differenziale. Sì e duie linee sò di colpu luntanu è vicinu, l'impedenza differenziale serà inconsistente, chì influenzerà l'integrità di u signale è u ritardu di timing.