Mga Pangutana sa Disenyo sa HDI PCB

1. Unsang mga aspeto ang kinahanglan magsugod sa circuit board DEBUG?

Kutob sa digital nga mga sirkito, pagtino una sa tulo ka mga butang sa pagkasunodsunod:

1) Kumpirma nga ang tanan nga mga kantidad sa gahum nagtagbo sa mga kinahanglanon sa disenyo. Ang ubang mga sistema nga adunay daghang suplay sa kuryente mahimong magkinahanglan ug piho nga mga detalye para sa pagkahan-ay ug katulin sa mga suplay sa kuryente.

2) Pagkumpirma nga ang tanan nga mga frequency sa signal sa orasan nagtrabaho sa husto ug wala’y mga problema nga dili monotonic sa mga kilid sa signal.

3) Kumpirma kung ang reset signal nakab-ot ang mga kinahanglanon sa espesipikasyon.

Kung kini mga normal, ang chip kinahanglan magpadala sa una nga siklo (siklo) nga signal. Sunod, debug sumala sa operating prinsipyo sa sistema ug sa bus protocol.

 

2. Sa kaso sa usa ka pirmi nga gidak-on sa circuit board, kung daghang mga gimbuhaton ang kinahanglan nga ma-accommodate sa laraw, kanunay nga kinahanglan nga madugangan ang densidad sa pagsubay sa PCB, apan mahimo’g madugangan niini ang interference sa usag usa sa mga pagsubay, ug sa parehas nga oras. , ang mga timailhan nipis kaayo ug ang impedance Dili mapakunhod, palihug ipaila ang mga kahanas sa high-speed (> 100MHz) nga high-density nga disenyo sa PCB?

Kung nagdesinyo sa high-speed ug high-density nga mga PCB, ang crosstalk interference (crosstalk interference) nagkinahanglan gayod ug espesyal nga pagtagad, tungod kay kini adunay dakong epekto sa timing ug signal integrity. Ania ang pipila ka mga punto nga angay hinumdoman:

1) Kontrola ang pagpadayon ug pagpares sa kinaiya nga impedance sa mga kable.

Ang gidak-on sa trace spacing. Sa kasagaran makita nga ang gilay-on doble sa gilapdon sa linya. Posible nga mahibal-an ang impluwensya sa pagsubay sa gilay-on sa timing ug integridad sa signal pinaagi sa simulation, ug pagpangita sa minimum nga maagwanta nga gilay-on. Ang resulta sa lain-laing chip signal mahimong lahi.

2) Pilia ang angay nga paagi sa pagtapos.

Likayi ang duha ka kasikbit nga mga layer nga adunay parehas nga direksyon sa mga kable, bisan kung adunay mga wiring nga nagsapaw sa usag usa, tungod kay kini nga klase sa crosstalk mas dako kaysa sa kasikbit nga mga wiring sa parehas nga layer.

Gamit ug buta/gilubong nga vias para madugangan ang trace area. Apan ang gasto sa produksiyon sa PCB board motaas. Sa pagkatinuod lisud ang pagkab-ot sa hingpit nga paralelismo ug managsama nga gitas-on sa aktuwal nga pagpatuman, apan gikinahanglan gihapon nga buhaton kini.

Dugang pa, ang differential termination ug common mode termination mahimong ireserba aron mahupay ang epekto sa timing ug signal integrity.

 

3. Ang pagsala sa analog nga suplay sa kuryente kasagarang naggamit ug LC circuit. Apan nganong ang epekto sa pagsala sa LC mas grabe pa kay sa RC usahay?

Ang pagtandi sa mga epekto sa pagsala sa LC ug RC kinahanglan nga tagdon kung ang frequency band nga masala ug ang pagpili sa inductance angay. Tungod kay ang inductance sa usa ka inductor (reactance) may kalabutan sa inductance bili ug frequency. Kung ang frequency sa kasaba sa suplay sa kuryente gamay, ug ang kantidad sa inductance dili igo nga igo, ang epekto sa pagsala mahimong dili sama ka maayo sa RC.

Bisan pa, ang gasto sa paggamit sa pagsala sa RC mao nga ang resistor mismo nag-ut-ot sa kusog ug adunay dili maayo nga kahusayan, ug hatagan pagtagad ang gahum nga maagwanta sa gipili nga resistor.