HDI PCB dizayn suallar

1. Dövrə Şurası Debug hansı cəhətlərdən başlamalıdır?

Rəqəmsal sxemlər narahat olduğu qədər əvvəlcə üç şeyi müəyyənləşdirin:

1) Bütün güc dəyərlərinin dizayn tələblərinə cavab verdiyini təsdiqləyin. Çox elektrik təchizatı olan bəzi sistemlər elektrik enerjisinin sifarişi və sürəti üçün müəyyən spesifikasiyalar tələb edə bilər.

2) Bütün saat siqnal tezliklərinin düzgün işlədiyini və siqnal kənarlarında monotik olmayan problemlərin olmadığını təsdiqləyin.

3) Sıfırlama siqnalının spesifikasiya tələblərinə cavab verdiyini təsdiqləyin.

Bunlar normaldırsa, çip ilk dövrü (dövrü) siqnalını göndərməlidir. Sonrakı, sistemin əməliyyat prinsipinə və avtobus protokoluna görə Debug.

 

2. Dizaynda daha çox funksiyaların yerləşdirilməsi lazım olduqda, PCB iz sıxlığını artırmaq üçün tez-tez, bu, izlərin qarşılıqlı müdaxiləsini artıra bilər, izlər çox incə və empeuls azaldıla bilməz, yüksək sürətli (> 100MHz) yüksək sıxlıqlı PCB dizaynında bacarıqları tətbiq edə bilərmi?

Yüksək sürətli və yüksək sıxlıqlı PCB-ləri dizayn edərkən, Crosstalk müdaxiləsi (crosstalk müdaxiləsi), vaxtın və siqnal bütövlüyünə çox təsir etdiyinə görə həqiqətən xüsusi diqqətə malikdir. İşdə qeyd etmək üçün bir neçə xal:

1) məftillərin xarakterik empeussının davamlılığını və uyğunluğuna nəzarət edin.

İz boşluğunun ölçüsü. Ümumiyyətlə, boşluq xəttinin eni iki dəfə olduğunu görür. İz boşluğunun simulyasiya yolu ilə və siqnal bütövlüyünə təsirini bilmək və minimum dözümlü boşluq tapmaq mümkündür. Fərqli çip siqnallarının nəticəsi fərqli ola bilər.

2) Müvafiq xitam metodunu seçin.

Bir-birinin üst-üstə düşən tellər varsa, eyni təbəqədə bitişik məftillərdən daha böyükdürsə də, eyni naqil istiqaməti olan iki qonşu təbəqədən çəkinin, çünki bu cür crosstalk eyni təbəqədə bitişik məftillərdən daha böyükdür.

İz sahəsini artırmaq üçün kor / dəfn edilmiş vias istifadə edin. Lakin PCB Şurasının istehsal dəyəri artacaq. Həqiqi tətbiqetmədə tam paralellik və bərabər uzunluğa nail olmaq həqiqətən çətindir, lakin bu hələ də bunu etmək lazımdır.

Bundan əlavə, differensial xitam və ümumi rejimin xitamı vaxtı və siqnal bütövlüyünə təsirini yüngülləşdirmək üçün qorunur.

 

3. Analoq enerji təchizatı sahəsindəki süzgəc tez-tez bir LC dövrə istifadə edir. Bəs LC-nin süzgəc effekti niyə bəzən RC-dən daha pisdir?

LC və RC filtrləmə effektlərinin müqayisəsi, tezlik banonunun süzülməsini və induksiya seçimi uyğun olub olmadığını düşünməlidir. Çünki bir induktorun (reaksiya) indukturu, induksiya dəyəri və tezliyi ilə əlaqəlidir. Enerji tədarükünün səs-küy tezliyi aşağı olduqda və indukans dəyəri kifayət qədər böyük deyilsə, filtrləmə effekti RC qədər yaxşı olmaya bilər.

Bununla birlikdə, RC süzgəcindən istifadə dəyəri, rezistorun özü enerji istehlak edir və zəif səmərəliliyi var və seçilmiş rezistorun ələ keçirə biləcəyi gücə diqqət yetirin.