HDI PCB Dizayn Sualları

1. DEVRE PLATASI DEBUG hansı aspektlərdən başlamalıdır?

Rəqəmsal sxemlərə gəldikdə, əvvəlcə üç şeyi ardıcıllıqla müəyyənləşdirin:

1) Bütün güc dəyərlərinin dizayn tələblərinə cavab verdiyini təsdiqləyin. Çoxlu enerji təchizatı olan bəzi sistemlər enerji təchizatının sırası və sürəti üçün müəyyən spesifikasiyalar tələb edə bilər.

2) Bütün saat siqnal tezliklərinin düzgün işlədiyini və siqnal kənarlarında monoton olmayan problemlərin olmadığını təsdiqləyin.

3) Sıfırlama siqnalının spesifikasiya tələblərinə cavab verib-vermədiyini təsdiqləyin.

Əgər bunlar normaldırsa, çip ilk dövrə (dövr) siqnalını göndərməlidir. Sonra, sistemin iş prinsipinə və avtobus protokoluna uyğun olaraq debug edin.

 

2. Sabit dövrə lövhəsinin ölçüsü halında, dizaynda daha çox funksiyanın yerləşdirilməsi lazımdırsa, PCB iz sıxlığını artırmaq lazımdır, lakin bu, izlərin qarşılıqlı müdaxiləsini artıra bilər və eyni zamanda , izlər çox nazikdir və empedans azaldıla bilməz, zəhmət olmasa yüksək sürətli (>100MHz) yüksək sıxlıqlı PCB dizaynında bacarıqları təqdim edin?

Yüksək sürətli və yüksək sıxlıqlı PCB-lərin layihələndirilməsi zamanı çarpaz qarışma (qarşılıqlı müdaxilə) həqiqətən xüsusi diqqət tələb edir, çünki o, vaxt və siqnal bütövlüyünə böyük təsir göstərir. Burada bir neçə məqamı qeyd etmək lazımdır:

1) Naqillərin xarakterik empedansının davamlılığına və uyğunluğuna nəzarət edin.

İz aralığının ölçüsü. Ümumiyyətlə, məsafənin xəttin enindən iki dəfə çox olduğu görülür. Simulyasiya vasitəsilə iz intervalının zamanlama və siqnal bütövlüyünə təsirini bilmək və minimum dözümlü məsafəni tapmaq mümkündür. Fərqli çip siqnallarının nəticəsi fərqli ola bilər.

2) Müvafiq xitam üsulunu seçin.

Bir-biri ilə üst-üstə düşən naqillər olsa belə, eyni naqil istiqamətinə malik iki bitişik təbəqədən çəkinin, çünki bu növ çarpazlıq eyni təbəqədəki bitişik naqillərdən daha böyükdür.

İz sahəsini artırmaq üçün kor/basdırılmış vizalardan istifadə edin. Lakin PCB lövhəsinin istehsal dəyəri artacaq. Faktiki icrada tam paralelliyə və bərabər uzunluğa nail olmaq həqiqətən çətindir, lakin bunu etmək hələ də lazımdır.

Bundan əlavə, diferensial dayandırma və ümumi rejimin dayandırılması vaxt və siqnal bütövlüyünə təsirini azaltmaq üçün qorunub saxlanıla bilər.

 

3. Analoq enerji təchizatında filtrləmə tez-tez LC dövrəsindən istifadə edir. Bəs niyə LC-nin filtrləmə effekti bəzən RC-dən daha pis olur?

LC və RC filtrləmə effektlərinin müqayisəsi zamanı süzüləcək tezlik diapazonunun və endüktans seçiminin uyğun olub-olmaması nəzərə alınmalıdır. Çünki induktorun induktivliyi (reaktivlik) endüktansın qiyməti və tezliyi ilə bağlıdır. Enerji təchizatının səs-küy tezliyi aşağıdırsa və endüktans dəyəri kifayət qədər böyük deyilsə, filtrləmə effekti RC qədər yaxşı olmaya bilər.

Bununla belə, RC filtrindən istifadənin dəyəri odur ki, rezistorun özü enerji sərf edir və səmərəliliyi zəifdir və seçilmiş rezistorun tab gətirə biləcəyi gücə diqqət yetirin.