HDI PCB Ontwerp Vrae

1. Van watter aspekte moet die stroombaan DEBUG begin?

Wat digitale stroombane betref, bepaal eers drie dinge in volgorde:

1) Bevestig dat alle kragwaardes aan die ontwerpvereistes voldoen. Sommige stelsels met veelvuldige kragbronne benodig dalk sekere spesifikasies vir die volgorde en spoed van die kragbronne.

2) Bevestig dat alle klokseinfrekwensies behoorlik werk en dat daar geen nie-monotoniese probleme op die seinkante is nie.

3) Bevestig of die terugstelsein aan die spesifikasievereistes voldoen.

As dit normaal is, moet die skyfie die eerste siklus (siklus) sein uitstuur. Ontfout vervolgens volgens die bedryfsbeginsel van die stelsel en die busprotokol.

 

2. In die geval van 'n vaste stroombaangrootte, indien meer funksies in die ontwerp geakkommodeer moet word, is dit dikwels nodig om die PCB-spoordigtheid te verhoog, maar dit kan die wedersydse interferensie van die spore verhoog, en terselfdertyd , Die spore is te dun en die impedansie Kan nie verminder word nie, stel asseblief die vaardighede in hoëspoed (> 100MHz) hoëdigtheid PCB-ontwerp bekend?

Wanneer hoëspoed- en hoëdigtheid-PCB's ontwerp word, moet oorspraakinterferensie (oorspraakinterferensie) werklik spesiale aandag geniet, want dit het 'n groot impak op tydsberekening en seinintegriteit. Hier is 'n paar punte om op te let:

1) Beheer die kontinuïteit en passing van die kenmerkende impedansie van die bedrading.

Die grootte van die spoorspasiëring. Dit word algemeen gesien dat die spasiëring twee keer die lynwydte is. Dit is moontlik om die invloed van spoorspasiëring op tydsberekening en seinintegriteit te ken deur simulasie, en die minimum toelaatbare spasiëring te vind. Die resultaat van verskillende chip seine kan anders wees.

2) Kies die toepaslike beëindigingsmetode.

Vermy twee aangrensende lae met dieselfde bedradingrigting, selfs al is daar bedrading wat mekaar oorvleuel, want hierdie soort oorspraak is groter as dié van aangrensende bedrading op dieselfde laag.

Gebruik blinde/begrawe vias om die spoorarea te vergroot. Maar die produksiekoste van die PCB-bord sal styg. Dit is inderdaad moeilik om volledige parallelisme en gelyke lengte in werklike implementering te bereik, maar dit is steeds nodig om dit te doen.

Daarbenewens kan differensiële beëindiging en gemeenskaplike modus beëindiging gereserveer word om die impak op tydsberekening en seinintegriteit te verlig.

 

3. Die filtering by die analoog kragbron gebruik dikwels 'n LC-stroombaan. Maar hoekom is die filtereffek van LC soms erger as RC?

Die vergelyking van LC- en RC-filtereffekte moet oorweeg of die frekwensieband wat gefiltreer moet word en die keuse van induktansie gepas is. Omdat die induktansie van 'n induktor (reaktansie) verband hou met die induktansiewaarde en frekwensie. As die geraasfrekwensie van die kragtoevoer laag is en die induktansiewaarde nie groot genoeg is nie, is die filtereffek dalk nie so goed soos RC nie.

Die koste van die gebruik van RC-filtrering is egter dat die weerstand self energie verbruik en swak doeltreffendheid het, en let op die krag wat die geselekteerde weerstand kan weerstaan.