Elektroniese ingenieurs maak dikwels foute (1) Hoeveel dinge het jy verkeerd gedoen?

Misverstand 1: Kostebesparing

Algemene fout 1: Watter kleur moet die aanwyserliggie op die paneel kies? Ek persoonlik verkies blou, so kies dit.

Positiewe oplossing: Vir die aanwyserligte op die mark, rooi, groen, geel, oranje, ens., ongeag grootte (onder 5MM) en verpakking, is hulle al dekades volwasse, so die prys is oor die algemeen minder as 50 sent. Die blou aanwyserlig is die afgelope drie of vier jaar uitgevind. Die tegnologiese volwassenheid en aanbodstabiliteit is relatief swak, dus is die prys vier of vyf keer duurder. As jy die paneelstapel-aanwyserkleur sonder spesiale vereistes ontwerp, moenie blou kies nie. Tans word die blou aanwyserlig oor die algemeen slegs gebruik in geleenthede wat nie deur ander kleure vervang kan word nie, soos die vertoon van videoseine.

Algemene fout 2: Hierdie aftrek-/optrekweerstande maak blykbaar nie veel saak met hul weerstandswaardes nie. Kies net 'n heelgetal 5K.

Positiewe oplossing: Trouens, daar is geen weerstandswaarde van 5K in die mark nie. Die naaste is 4,99K (akkuraatheid 1%), gevolg deur 5,1K (akkuraatheid 5%). Die kosprys is 4 keer hoër as dié van 4.7K met 20% akkuraatheid. 2 keer. Die weerstandswaarde van 20% presisieweerstand het slegs 1, 1,5, 2,2, 3,3, 4,7, 6,8 tipes (insluitend heelgetalveelvoude van 10); dienooreenkomstig het die 20% presisie kapasitor ook net die bogenoemde verskeie kapasitansie waardes. Vir resistors en kapasitors, as jy 'n ander waarde as hierdie tipes kies, moet jy hoër akkuraatheid gebruik, en die koste word verdubbel. As die akkuraatheidsvereistes nie groot is nie, is dit duur vermorsing. Daarbenewens is die kwaliteit van weerstande ook baie belangrik. Soms is 'n bondel minderwaardige weerstande genoeg om 'n projek te vernietig. Dit word aanbeveel dat jy dit koop in ware self-bedryf winkels soos Lichuang Mall.

Algemene fout 3: 74XX hekkring kan vir hierdie logika gebruik word, maar dit is te vuil, so gebruik CPLD, dit lyk baie meer hoë-end.

Positiewe oplossing: 74XX hekkring is slegs 'n paar sent, en CPLD is ten minste dosyne dollars (GAL/PAL is slegs 'n paar dollar, maar dit word nie aanbeveel nie), die koste het baie keer toegeneem, om nie te praat nie, dit is teruggestuur na produksie, dokumentasie, ens. Voeg 'n paar keer die werk by. Onder die uitgangspunt dat dit nie prestasie beïnvloed nie, is dit natuurlik meer gepas om die 74XX met hoër kosteprestasie te gebruik.

Algemene fout 4: Die PCB-ontwerpvereistes van hierdie bord is nie hoog nie, gebruik net 'n dunner draad en rangskik dit outomaties.

Positiewe oplossing: Outomatiese bedrading sal noodwendig 'n groter PCB-area in beslag neem, en terselfdertyd sal dit baie keer meer vias as handbedrading produseer. In 'n groot bondel produkte het PCB-vervaardigers belangrike oorwegings in terme van lynwydte en die aantal vias in terme van pryse. , Hulle beïnvloed onderskeidelik die opbrengs van PCB en die aantal boorpunte wat verbruik word. Daarbenewens beïnvloed die area van die PCB-bord ook die prys. Daarom is outomatiese bedrading gebind om die produksiekoste van die stroombaanbord te verhoog.

Algemene fout 5: Ons stelselvereistes is so hoog, insluitend MEM, CPU, FPGA en alle skyfies moet die vinnigste kies.

Positiewe oplossing: Nie elke deel van 'n hoëspoedstelsel werk teen hoë spoed nie, en elke keer as die toestelspoed met een vlak toeneem, verdubbel die prys amper, en dit het ook 'n groot negatiewe impak op seinintegriteitprobleme. Daarom, wanneer u 'n skyfie kies, is dit nodig om die mate van gebruik van verskillende dele van die toestel te oorweeg, eerder as om die vinnigste te gebruik.

Algemene fout 6: Solank die program stabiel is, is langer kode en laer doeltreffendheid nie krities nie.

Positiewe oplossing: SVE-spoed en geheuespasie word albei met geld gekoop. As jy nog 'n paar dae spandeer om programdoeltreffendheid te verbeter wanneer jy kode skryf, dan is die kostebesparing deur die vermindering van die SVE-frekwensie en die vermindering van die geheuekapasiteit beslis die moeite werd. Die CPLD/FPGA-ontwerp is soortgelyk.